USB驱动开发之FPGA下环路代码设计

20 篇文章 123 订阅 ¥9.90 ¥99.00
本文详细介绍了FPGA下环路的代码设计要求,包括FPGA状态机设计和数据传输测试。在数据传输测试中,FPGA向USB端点EP6写入并从EP2读取512字节数据,确保数据正确无误。通过20MB的数据传输速度测试,得出传输速率为5.54MB/s。在调试过程中解决了时序问题,确保了USB数据写入的正确时机。
摘要由CSDN通过智能技术生成

目录

1. 下环路代码设计要求

2. FPGA状态机设计

3. 下环路代码测试

3.1 数据传输测试

3.2 数据传输速度测试

4. 遇到的问题与收获

5. 参考

6. 附录


1. 下环路代码设计要求

        数据在电脑、USB芯片和FPGA之间的流向如上图所示,其中Stream IN和Stream OUT分别为上位机向USB接收数据和发送数据。Write和Read分别为FPGA向USB写数据和读数据。

        当系统进行数据下环路测试时,FPGA端拥有主控权,负责数据的先写再读。上位机端仅负责数据的搬运,先将数据从USB端点EP6接收,再将其原样发送至USB端点EP2中。

        USB发送端点EP6与接收端点EP2均为深度达4*512*8bit的FIFO,EP6带有一个空标志位FLAGB,该FIFO为空时FLAGB=0。EP2带有一个满标志位FLAGC,该FIFO为满时FLAGC=0。在初始状态下,FLAGB=0,FLAGC=1(EP2为空,EP6

  • 0
    点赞
  • 2
    收藏
    觉得还不错? 一键收藏
  • 打赏
    打赏
  • 0
    评论
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包

打赏作者

snaking616

你的鼓励是我最大的动力!

¥1 ¥2 ¥4 ¥6 ¥10 ¥20
扫码支付:¥1
获取中
扫码支付

您的余额不足,请更换扫码支付或充值

打赏作者

实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值