AD9739配置解析与数据输出指南

1 概述
本文用于AD9737芯片的配置使用情况,以及数据输出的格式说明情况,数据速率的计算情况等。
AD9739是ADI公司的一款14BIT,可达2.5GSPS采样率的DAC芯片。
2 AD9739的性能
支持的输入数据速率:1.6GSPS TO 2.5GSPS.
industry leading single/multicarrier IF or RF synthesis
fOUT = 350 MHz,ACLR =80 dBc
fOUT = 950 MHz, ACLR = 78 dBc
fOUT = 2100 MHz, ACLR = 69 dBc
3 引脚接口与功能框图简介
在这里插入图片描述
由功能款图可知AD9739是一个双端口14bit LVDS DDR格式数据输入,1端口输出DAC芯片。其内部寄存器配置为SPI接口。
4 AD9739的采样率设置与数据输入格式设置
4.1 采样率设置
根据手册可知AD9739的采样率=DACCLK输入时钟频率。
4.2 时钟速率与数据速率
1) 速率情况:
a) AD9739的数据速率为采样率的一半;
b) DCI的频率与DCO的频率相等;为采样率的四分之一,为数据速率的二分之一。
2)速率情况的原因:
因为AD9739是双端口数据输入,因此每个端口的数据速率为采样率的一半,加起来总的数据传输速率与采样率相等;
因为AD9739是DDR数据输入格式,所以DCI与DCO的速率为单端口数据速率的一半,为采样率的1/4;
在这里插入图片描述

4.3 数据输入格式
由AD9739手册的Figure40 可知,数据的输入是双端口同时奇偶输入形式,即DB0输入计数时偶数的点,DB1输入计数时为计数的点。从数据连贯性顺序的角度看这类似于乒乓操作,即第0个数据给DB0端口,第1个端口给DB1端口,第2个端口给DB0端口,第3个端口给DB1端口,依此循环。
4.4 数据输入时注意事项
1) 与输入数据对齐的时钟域是DCI不是DCO;
2) 若FPGA内部数据处理不够快的话,在输出数据是选择select IO,而不选FIFO乒乓操作。
3) 若为了方便后期调试数据与时钟对齐情况,可设置ODELAYE。
5 寄存器配置情况
根据使用场景寄存器有两种配置情况,即SYNC使能情况与SYNC不使能情况。
在这里插入图片描述
在这里插入图片描述

6 附件

AD9739 demo (FPGA纯逻辑编写,包含SPI配置与osedes接口输出代码)

  • 3
    点赞
  • 25
    收藏
    觉得还不错? 一键收藏
  • 打赏
    打赏
  • 11
    评论
评论 11
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包

打赏作者

风中月隐

你的鼓励将是我创作的最大动力

¥1 ¥2 ¥4 ¥6 ¥10 ¥20
扫码支付:¥1
获取中
扫码支付

您的余额不足,请更换扫码支付或充值

打赏作者

实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值