醉里挑灯看剑6
一直从事数字芯片设计5年,非常熟悉XCVU108,VU13P,VU19P大型的FPGA的资源和设计,FPGA高级工程师。
展开
-
Vivado进阶-时序分析之时钟偏移
FPGA的时序分析,建立时间、保持时间,以及究竟什么是时钟偏移,如何解决时钟偏移的问题。原创 2024-09-27 16:06:19 · 270 阅读 · 0 评论 -
Vivado进阶-时序分析之如何实战解决时钟偏移来优化时序
如何在实战中避免和解决时钟偏移过大的问题从而优化时序原创 2024-09-27 15:55:13 · 465 阅读 · 0 评论 -
Vivado进阶-时序分析之时钟偏移
FPGA的时序分析,建立时间、保持时间,以及究竟什么是时钟偏移,如何解决时钟偏移的问题。原创 2024-09-27 15:33:10 · 450 阅读 · 0 评论 -
Vivado进阶-19P的时钟资源网络和CLOCK_DEDICATED_ROUTE的应用
FPGA的时钟资源网络和CLOCK_DEDICATED_ROUTE的应用原创 2024-07-11 11:28:44 · 2481 阅读 · 0 评论 -
Vivado进阶-19P的资源介绍
XCVU19P的资源,SLL与SLR原创 2024-06-26 18:10:05 · 3699 阅读 · 0 评论 -
Vivad报错-5_2 [placed 30-675]Sub-optimal placement
Vivad报错 [placed 30-675] Sub-optimal placement原创 2024-06-17 16:01:19 · 574 阅读 · 0 评论 -
Vivad报错-5 [placed 30-675]Sub-optimal placement
Vivad报错 [placed 30-675]Sub-optimal placement for a global clock-capable I0 pin and BUFG pair.原创 2024-06-12 17:28:35 · 1129 阅读 · 0 评论 -
Vivado报错-4 [Routed 35-3424] SLL Assignment failed ILP VU19P
Vivado报错[Routed 35-3424] SLL Assignment failed ILP VU19P原创 2023-10-18 17:30:13 · 930 阅读 · 0 评论 -
Vivado报错-3 [Place 30-681]Sub-optimal placement VU19P
管脚所在时钟区域X7Y6,这是需要注意,把所有的MMCM高亮,而且19P的MMCM的后缀并不是他所在的区域,这个具体什么意思我还没时间深究,我刚开始也以为是他的区域导致我以为X7Y6没有MMCM,但是后面高亮之后找到了,就是MMCM_X1Y2如下图,该时钟区域里面包含一个MMCM,即MMCM_X1Y6。接着会报出你的路径吗,一个是你的PLL的路径,一个是你的输入的IO的路径。因为工作比较忙,所以后面就写的比较简略了,最基本的操作会在我前面的文章里面有的,大家有疑问可以看看我前面的文章。原创 2023-10-18 17:09:29 · 2874 阅读 · 2 评论