使用Quartus II9.0实现用2片3-8 译码器拼接成4-16 译码器

用2片3-8 译码器拼接成4-16 译码器

在这里插入图片描述
首先我们知道74138仅有3个地址输入端A2,A1,A0。如果相对4位二进制代码译码,只能利用一个附加控制端(S1,S’2,S’3当中的一个)作为第四个地址输入端,上图给出了解决方案。
我们先建立一个project,然后新建一个Block Diagram文件双击BDF空白处,添加组件符号。如图所示
在这里插入图片描述
然后编译一次,新建一个vwf,矢量波形仿真文件,双击name下空白处,点击node finder然后对其添加 输入,输出管脚,可以根据pins:input或者pins:out点击list来选择输入输出引脚。**切记在设置引脚前要先编译一次
在这里插入图片描述
接下来设置输入引脚的值
利用左侧工具或者双击输入波形设置输入值在这里插入图片描述
例如设置成如图所示
在这里插入图片描述
然后编译仿真得出仿真图
在这里插入图片描述
从仿真结果图中可以看到, 该仿真输出结果验证了使用2片3-8 译码器组合的4-16译码器的正确性。

  • 7
    点赞
  • 45
    收藏
    觉得还不错? 一键收藏
  • 0
    评论
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值