DDR Study - LPDDR4 Write and Training

参考来源:JESD209-4B,JESD209-4E
LPDDR Initial → LPDDR Write Leveling and DQ Training → LPDDR Read and Training → LPDDR Write and Training → LPDDR Clock Switch → PIM Technical

Write Command

基于JEDEC标准中可以看到Write Timing信息如下:
Write Timing

图中的相关参数信息解析如下:

  • WL - Write Latency,从CAS-2命令结束的第一个CLK上升沿T3开始,到对齐第一个有效DQS信号的CLK上升沿Ta3
  • tDQSS - Write场景下,第一个有效DQS信号和对应的CLK信号上升沿Ta3之间的skew,分为Min/Normal/Max三档,分别为0.75tCK(红线)/1tCK(黄线)/1.25tCK(蓝线)三个skew范围
  • tDQS2DQ - Write场景下,第一个有效DQS信号和第一个有效DQ信号之间的skew
  • tWPRE - Write场景下,DQS的前导时间段,用于产生稳定的DQS
  • tWPST - Write场景下,DQS的后导时间段,用于结束DQS的翻转
  • tDSS - Write场景下,DQS信号下降沿到下一个CK信号上升沿的时间,Setup Time
  • tDSH - Write场景下,DQS信号下降沿距离上一个CK信号上升沿的时间,
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值