信号完整性-1概论

第一章 概论



前言

微信公众号:【鹿末讲电子】 —— 一个分享硬件技术原创文章的公众号。
bilibili:【鹿-末】本文内容已发布视频讲解,请移步B站观看。


1.1 什么是信号完整性?

信号完整性是指在规定的时间内,信号从源端传输到接收端,信号不失真(能判断出信号的高低电平)。
在这里插入图片描述

信号从源端发出以后,会经过传输线输送到接收端,期间必定会受到传输链路中各种因素的影响,例如电阻、电容、连接器、芯片封装等,这些因素会导致某些信号发生不同程度的形变,从而使接收端收到错误的信号电平,这些失真的信号就是所谓的信号完整性问题。

在这里插入图片描述


1.2 什么情况下要考虑信号完整性?

早期时钟频率只有10MHz,对PCB的设计只需考虑如何把互连线拉通,因为对于低速信号,传输线本身的性能并不会影响系统的性能,所以不需要考虑信号完整性的问题,系统也能够稳定地工作。

但随着科技的进步,现在的时钟频率越来越高,信号的上升边也变得越来越短。对于大多数电子产品而言,当时钟频率超过100MHz或信号的上升边小于1ns时,信号完整性就变得很重要了。通常将这种领域叫做高频/高速领域。

高速/高频信号:当信号的上升沿小于6倍的信号传输延时时,则被认为是高速信号。
考虑设计周期、成本、初版成功率等因素。


1.3 信号完整性需要研究的内容?

信号完整性问题通常从这几个领域分析:

  • 单一网络的信号失真
  • 损耗引起的上升边退化
  • 相邻网络之间的串扰
  • 地弹和电源弹
  • 轨道塌陷
  • 电磁干扰

过冲、下冲、回沟、振铃、反射、衰减、串扰、阻抗突变、延时、损耗、地弹、抖动、误码率等等。


1.4 如何解决信号完整性问题?

✦经验法则

工程师通过大量实验数据总结出来的经验,可以在设计之初作为参考,在进行问题查找的过程中也可作为一种判断标准。

例:
① 信号上升时间约是时钟周期的10%,即1/10x1/Fclock。例如100MHz时钟的上升时间大约是1ns。
② 直径为1MIL 的圆导线的局部电感约是25NH/IN 或1NH/MM。

✦仿真

利用电气仿真工具可用来预估互连线对信号行为造成的模拟效应。通过仿真,我们可以提前发现设计中存在的问题并提前规避。

✦测量

在制造产品之前,计算对于产品性能的预估起着关键作用,而测量技术则对减少风险起着关键作用。对任何计算结果的最终测试就是测量。


—END—

持续更新中,想了解更多知识请点赞并关注我哦!
微信公众号:鹿末讲电子

点我关注微信公众号

bilibili:鹿-末

点我观看讲解视频

  • 0
    点赞
  • 1
    收藏
    觉得还不错? 一键收藏
  • 0
    评论
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值