2021届大疆秋招FPGA笔试——2020.8.10

回忆一下刚做完的2021届大疆FPGA笔试题A卷

时间60分钟

 

单选10道

多选5道

填空题(3or5)道

程序设计题4道 (4*8‘)

题型大致是这样,分值前面没注意,前三类题都是一些比较零散的知识点,我尽量列出来:

 

1.fpga的时序约束有哪些(时序约束)

2.语句覆盖包括哪些种类(覆盖)

3.锁存器(latch)和触发器(flip-flop)区别

4.亚稳态是否只存在于仿真,电路中不存在?(亚稳态概念)

5.单比特、多比特数据异步传输解决方法

6.FPGA 中可以综合实现为 RAM/ROM/CAM 的三种资源及其注意事项?三种资源:block ram;触发器(FF),查找表(LUT)

7.竞争与冒险的概念理解

8.SDRAM与SRAM的优劣区别

9.掉电非易失性存储器件与掉电易失性存储器件有哪些

10.TTL电平

11.异步fifo,格雷码概念

12.a{23,12,132,323,12},b<={1[2:0],nor a[3],a[4], xor a[3],[4]},问五个周期后b=?(这个有老哥给我说一下怎么做吗?)

13.12.987做无损定点化,下面类似

 

想起来就这么多了,剩下还有一些IC相关的,不是很懂,可以参考下之前的笔试题。贴几个连接,上面的问题大多都能在里面找到答案。

https://blog.csdn.net/mochenbaobei/article/details/82730726

https://blog.csdn.net/bleauchat/article/details/97837018

https://blog.csdn.net/liujie_learning/article/details/98511816?utm_medium=distribute.pc_relevant.none-task-blog-baidulandingword-2&spm=1001.2101.3001.4242

 

程序设计题:

1.忘了,记得比较简单

2.设计一个a[7:0] * 8'd234乘法器,尽量最少的资源设计

3.ADC-FPGA(8位,单通道,500mbps),20us采样频率,设计一个采样示波器,画出程序各模块框图,并说明数据流方向及设计中所要注意的点。

4.一个100Mhz,以1khz频率从10个数中输出一个数,这十个数的均值为100,补全已有代码中缺失的三句

 

前三个部分知识点比较零碎,但基本上和前两年题目知识点重合,后面的程序设计题,我写乘法器写太久了,时间没把握好,写完只有15分钟左右;

再后面写ADC采样,可以用纸写然后手机拍照上传,但担心判定作弊,我就用它的画图板写,比较难受的是我把注意的点和模块说明写在一个文本框内,但保存后文本框就消失了,相当于白写......;

最后一题,缺的三句是两个条件判断和一个赋值,不算难但是就剩3 ,4分钟了,我大致看了一下前后语句和变量就写了,填完刚好结束。

 

这次笔试,整体感觉60min时间不是很宽裕,前面的题,会的话看一眼就能答出来,不会就只能猜;后面的题难度适中,要注意时间。

  • 0
    点赞
  • 29
    收藏
    觉得还不错? 一键收藏
  • 0
    评论
1. 2 2. 什么是同步逻辑和异步逻辑? 2 3. 同步电路和异步电路的区别: 2 4. 时序设计的实质: 2 5. 建立时间与保持时间的概念? 2 6. 为什么触发器要满足建立时间和保持时间? 2 7. 什么是亚稳态?为什么两级触发器可以防止亚稳态传播? 2 8. 系统最高速度计算(最快时钟频率)和流水线设计思想: 2 9. 同步复位和异步复位的有何区别? 3 10. 写出一段代码,用来消除亚稳态。 3 11. 写出一段代码,对时钟进行3分频。 4 12. 设计一个glitch free的时钟切换电路逻辑,比如从20m切到50m,讲明理由。 4 13. 如何跨时钟域同步多位信号?有哪些技术? 4 14. 异步FIFO为什么用格雷码 5 15. 时序约束的概念和基本策略? 5 16. 附加约束的作用? 6 17. 锁存器(latch)和触发器(flip-flop)区别? 6 18. FPGA 芯片内有哪两种存储器资源? 6 19. 什么是时钟抖动? 6 20. FPGA 设计中对时钟的使用?(例如分频等) 6 21. IC 设计中同步复位与异步复位的区别 6 22. MOORE 与 MEELEY 状态机的特征 6 23. FPGA 中可以综合实现为 RAM/ROM/CAM 的三种资源及其注意事项? 6 24. 什么是竞争与冒险现象?怎样判断?如何消除? 7 25. 查找表的原理与结构 7 26. 寄生效应在IC设计中怎样加以克服和利用 7 27. 设计一个自动饮料售卖机,饮料10分钱,硬币有5分和10分两种,并考虑找零, 7 28. 数字IC(ASIC)设计流程: 8 29. SERDES的高速串行接口 8 30. 什么是状态编码技术? 解释一下。 8 31. FIFO简单讲解(*) 9 32. IC设计前端到后端的流程和EDA工具? 12 33. FPGA设计中如何实现同步时序电路的延时? 12

“相关推荐”对你有帮助么?

  • 非常没帮助
  • 没帮助
  • 一般
  • 有帮助
  • 非常有帮助
提交
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值