Vivado在线调试,网表文件中添加调试信号

本文介绍了使用Vivado进行芯片设计时的调试步骤,包括打开设计进行信号选择,注意信号位宽优化,配置ILA的采样深度,生成比特流文件并下载,以进行有效的硬件级调试。
摘要由CSDN通过智能技术生成

1. 打开综合后的设计,选择Debug

2. 在原理图中找到需要调试的信号,只能对进入缓冲(IBUF)之后的信号进行抓取,输出同理需要抓取OBUF之前的信号

注意 :有时候Vivado会优化抓取信号的位宽,为了防止位宽被优化,可以直接在代码中添加debug的属性,这样综合之后可以自动将调试信号添加到网表中。

4. 点击Set Up Debug,对调试信号进行配置,采样深度以ILA的输入时钟为基准,假如设置为4096,就是采样4096个输入给ILA时钟的时钟周期。

5. 生成比特流文件

6. 下载程序后进行ILA调试

  • 10
    点赞
  • 14
    收藏
    觉得还不错? 一键收藏
  • 0
    评论
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值