60-DP转VGA电路设计

视频链接

DP转VGA电路设计01_哔哩哔哩_bilibili

DP转VGA电路设计

DP电路设计(参考第16课)

VGA电路设计(参考第15课)

1、DP转VGA转换器(绿联)

2、DP转VGA简介

解决DP显卡无法外接VGA显示器。

CS5212是集睿致远推出的一款国产DP转VGA方案芯片,可替代替代RTD2166,替代IT6516芯片方案。

2.1、DP接口(DisplayPort Input

DP即(Display Port)是由美国视频电子协会在2006年5月提出的一种新型的标准化的数字式视频接口标准,主要用于在源端和设备端(如电脑显示器)之间传输视频、音频、USB以及其它格式的数据信息。DP可用于同时传输音频和视频。

差分对   4对

Lane0-3 

8根线

差分对   1对

AUX_CH

2根线

电源线   20脚

3.3V

1根线

地线     2、5、8、11、13、14、16 、19

GND

8根线

控制线   18脚

Hot_Plug

1根线

2.2、VGA接口(Analog VGA output)

https://pic2.zhimg.com/80/v2-52a1cfc8ae2f18c752a0840ea4bdee81_720w.jpg

信号线

定义

HS

行同步信号(3.3V电平)

VS

场同步信号(3.3V电平)

R

红基色(0~0.714V 模拟信号)

G

绿基色(0~0.714V 模拟信号)

B

蓝基色(0~0.714V 模拟信号)

3、DP线的区别

注意不同厂家的线

4、DP转VGA硬件电路设计方案(CS5212)

4.1、CS5212简介

CS5212是一款DisplayPort端口到VGA转换器,它结合了DisplayPort输入接口和模拟RGB DAC输出接口

4.2、CS5212特性

4.3、CS5212结构框图

4.4、引脚定义

4.4.1、电源

Pin number

Pin name

I/O

Description

1

AVCC_33

14

VCC_33

17

HVSYNC_PWR

20

VDD_DAC_33

24

GND

25

VCCK_12

26

PVCC_33

4.4.2、DP管脚

Pin number

Pin name

I/O

Description

2

AUX_P

AIO

DP AUX channel positive

3

AUX_N

AIO

DP AUX channel negative

5

LANE0_P

AI

DP Rx lane0 positive

6

LANE0_N

AI

DP Rx lane0 negative

7

LANE1_P

AI

DP Rx lane1 positive

8

LANE1_N

AI

DP Rx lane1 negative

32

HPD

O

DP hot plug detection, 5V tolerance

4.4.3、VGA管脚

Pin number

Pin name

I/O

Description

15

VGA_SCL

O

VGA DDC clock, 5V tolerance ( open-drain )

16

VGA_SDA

O

VGA DDC data, 5V tolerance ( open-drain )

18

VSYNC

O

VGA vertical sync output (3.3V or 5V output)

19

HSYNC

O

VGA horizontal sync output (3.3V or 5V output)

21

BLUE_P

AO

VGA blue channel output

22

GREEN_P

AO

VGA green channel output

23

RED_P

AO

VGA red channel output

4.4.4、功能管脚

Pin number

Pin name

I/O

Description

9

POL2

I

Power on latch selection

10

POL1

I/O

Power on latch selection

(flash mode)

27

GPIO_0

I/O

General IO 0

28

EXT_CLK_IN

I

external reference clock (optional)

29

SMB_SDA

I/O

I2C salve data, 5V tolerance (open-drain)

30

SMB_SCL

I/O

I2C salve clock, 5V tolerance (open-drain)

31

GPIO_4

I/O

General IO 4

4.4.5、空管脚

Pin number

Pin name

I/O

Description

4、11、

12、13

NC

--

Reserved

5、硬件设计注意项(★)

6、硬件实战

7、layout注意事项(参考15和16课)

1、DP线请按照100欧姆差分线布线。

2、各电容请靠近电源管脚。

3、输出RGB为模拟信号,尽量屏蔽避免干扰。

(R、 G 和 B)是常值为0.7V的75欧的模拟信号。

a)布局要求:靠板边放置,“1”脚靠板框内侧;

b)分立器件呈一字形或L形;


c)与数字信号需进行隔离,RGB信号包地,减少其他信号对其干扰,如下图所示。R、G、B包地

详细内容参考视频讲解

评论 1
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值