如何解决VHDL中参数化赋值:赋全0、全1、全z

VHDL中可将参数定义在generic语句中,一般是将位宽定义在此,其他参数可定义在package中。这里不做讨论。

VHDL中一个很好的语句others,对于参数化或者大位宽赋值全0、全1、全X、全Z很方便(这里X、Z为大写),

以如下的方式:

       cnt <= (others=>'0'); --赋全0

       cnt <= (others=>'1');--赋全1

       cnt <= (others=>'X');--赋全X

       cnt <= (others=>'Z');--赋全Z Z为大写
但需要注意的是这种赋值方式不能出现在when--else,即假定cnt为0时,产生高电平,否则为低。

---错误的写法---------------------------------------------
en_cnt0 <= '1' when cnt=(others=>'0') else ---wrong
             '0';
--------------------------------------------------------------
在with--select语句中则可采用
--正确的写法----------------------------------------------
with cnt select
en_cnt0 <='1' when (others=>'0'),
          '0' when others;
--------------------------------------------------------------
这种赋值方式不受位宽的限制,便于实现参数化操作。
  • 1
    点赞
  • 11
    收藏
    觉得还不错? 一键收藏
  • 1
    评论

“相关推荐”对你有帮助么?

  • 非常没帮助
  • 没帮助
  • 一般
  • 有帮助
  • 非常有帮助
提交
评论 1
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值