如何规范地使用双向(inout)信号?

在FPGA设计过程中,难免会使用到双向信号,比如,1-wire bus,IIC bus等。

双向总线的使用实际上就是如何使用三态门输出高、低电平和高阻态。

下图是一个使用三态门的例子:

信号说明:

  • IO:双向信号线
  • IO_out:输出信号
  • IO_in:输入信号
  • en:三态门使能信号

使用思路:

  • 使用使能信号en控制双向信号线IO是输出、还是高阻态
  • 如果是输出,则把IO_out上的数据赋给双线数据线IO
  • 如果是高阻态,则把IO的数据赋给IO_in,以获取总线上的输入

根据思路,可以写出上图的Verilog代码:

//双向总线写法测试模块
module inout_test(
		
	inout	IO                    //双线总线

);
reg		IO_out;                   //总线输出
reg		en;                       //三态使能信号

wire 	IO_in;                    //总线输入

assign IO_in = IO;                //把双向总线的数据赋值给输入(高阻状态下)
assign IO = en ? IO_out : 1'bz;   //根据使能信号,决定双向总线是输出还是高阻态

endmodule

  • 26
    点赞
  • 45
    收藏
    觉得还不错? 一键收藏
  • 打赏
    打赏
  • 11
    评论
FPGA设计中,inout信号是指既可以作为输出又可以作为输入的信号。在Verilog中,可以使用关键字inout来定义双向信号。处理inout信号有两种方法。 第一种方法是使用assign语句。根据代码逻辑进行综合,可能会综合成三态门,但不一定使用IOBUF这种资源。例如,可以使用以下代码来定义inout信号a: assign a = in_or_out ? 1'dz : out; 第二种方法是使用原语。以Xilinx的IOBUF为例,可以使用OBUFT原语来实现三态门。其中,T是控制端,当信号作为输出时,信号走向为红色路线;当信号作为输入时,OBUFT关断,信号走向为蓝色路线。以下是使用IOBUF原语的示例代码: IOBUF IOBUF( .I(要输出的信号), .O(外部输入的信号), .T(三态控制), .IO(外部引脚) ); 在综合中,inout信号会以三态门的硬件形式存在。但在波形仿真中,为了正确观察仿真波形,需要特殊的操作方法。在inout信号的仿真中,测试激励文件中的inout口必须定义为wire类型。建议将inout口的输入仿真和输出仿真分开进行,尤其是在涉及到互相交互变换的情况下,因为这样可以减少仿真激励文件的编写难度。在进行inout口的输入仿真时,将该端口视为单纯的wire类型,在仿真波形中可能会看到被测试模块输出的高阻信号。在进行inout口的输出仿真时,需要在测试激励文件中定义一个三态门,并将其与该端口相连,这样才能正确观察到该端口的输入波形信号。\[1\]\[2\]\[3\] #### 引用[.reference_title] - *1* [Verilog使用inout信号的方法](https://blog.csdn.net/qq_41687938/article/details/125335872)[target="_blank" data-report-click={"spm":"1018.2226.3001.9630","extra":{"utm_source":"vip_chatgpt_common_search_pc_result","utm_medium":"distribute.pc_search_result.none-task-cask-2~all~insert_cask~default-1-null.142^v91^control_2,239^v3^insert_chatgpt"}} ] [.reference_item] - *2* [FPGA实现inout的两种方法](https://blog.csdn.net/weixin_46029080/article/details/129442570)[target="_blank" data-report-click={"spm":"1018.2226.3001.9630","extra":{"utm_source":"vip_chatgpt_common_search_pc_result","utm_medium":"distribute.pc_search_result.none-task-cask-2~all~insert_cask~default-1-null.142^v91^control_2,239^v3^insert_chatgpt"}} ] [.reference_item] - *3* [FPGA设计中inout端口信号的仿真测试](https://blog.csdn.net/zhtysw/article/details/90348043)[target="_blank" data-report-click={"spm":"1018.2226.3001.9630","extra":{"utm_source":"vip_chatgpt_common_search_pc_result","utm_medium":"distribute.pc_search_result.none-task-cask-2~all~insert_cask~default-1-null.142^v91^control_2,239^v3^insert_chatgpt"}} ] [.reference_item] [ .reference_list ]

“相关推荐”对你有帮助么?

  • 非常没帮助
  • 没帮助
  • 一般
  • 有帮助
  • 非常有帮助
提交
评论 11
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包

打赏作者

孤独的单刀

你的鼓励将是我创作的最大动力

¥1 ¥2 ¥4 ¥6 ¥10 ¥20
扫码支付:¥1
获取中
扫码支付

您的余额不足,请更换扫码支付或充值

打赏作者

实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值