基于FPGA的以太网设计(4)----详解PHY的使用(以YT8531为例)

目录

1、前言

2、如何了解PHY芯片?

2.1、总览

2.2、管脚

2.3、编码

2.4、自协商

2.5、环回模式

2.6、睡眠模式

2.7、复位

2.8、PHY地址

3、PHY芯片的寄存器配置

3.1、Basic Control Register (0x00)

3.2、Basic StatusRegister (0x01)

3.3、PHY Specific Status Register (0x11)


         文章总目录点这里:《FPGA接口与协议》专栏的说明与导航


1、前言

        在前面的文章,我们已经了解了FPGA实现千兆以太网的电路架构,即 MAC + PHY + 变压器 + RJ45,其示意图如下:

image-20240721114534911

        变压器和RJ45实现的都只是电气方面的功能,比较简单,我们并不需要对其进行设置,所以不需要做过多了解。MAC的实现则是重点,它需要用FPGA写代码来实现数据链路层的功能,也就是说FGPA就是架构里的MAC(后面的文章会着重讲

评论 5
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包

打赏作者

孤独的单刀

你的鼓励将是我创作的最大动力

¥1 ¥2 ¥4 ¥6 ¥10 ¥20
扫码支付:¥1
获取中
扫码支付

您的余额不足,请更换扫码支付或充值

打赏作者

实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值