Vivado 2019使用教程

本文详细介绍了使用FPGA进行设计的完整流程,包括从新建项目、编写代码、电路设计、仿真分析,到综合、实现、资源报告、时序分析、功耗评估、比特流生成及下载到FPGA芯片的全过程。

摘要生成于 C知道 ,由 DeepSeek-R1 满血版支持, 前往体验 >

1、打开软件
在这里插入图片描述
2、新建项目
在这里插入图片描述
在这里插入图片描述
在这里插入图片描述
在这里插入图片描述
在这里插入图片描述
在这里插入图片描述
在这里插入图片描述
3、开发流程
写代码(编写源文件 Add or Create Design Sources)
看电路(查看原理图 Schematic)

写仿真(新建仿真文件 Add or Create Simulation Sources)
跑仿真(仿真分析Run Simulation)

加约束(添加引脚/时序约束文件 Add or Create Constraints)
跑综合(设计综合 Run Synthesis)
跑实现(设计实现 Run Implementation)

看资源(综合/实现资源 Report Utilizatioin)
看时序(综合/实现时序 Report Timing Summary)
看功耗(综合/实现功耗 Report Power)

比特流(生成比特流文件 Generate Bitstream)
跑板子(下载比特流文件到 FPGA:Program Device)

评论 6
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值