【一】DDR3基础知识与IMG IP

本文详细介绍了DDR3内存的基础知识,包括其工作原理、地址结构、容量计算以及命名规则。同时,针对Vivado中的MIGIP模块,讲解了不同时钟的使用注意事项,如系统时钟、参考时钟和DDR3工作时钟的设定。
摘要由CSDN通过智能技术生成

【一】DDR3基础知识与IMG IP

一、DDR3的基本知识

1、DDR3全称为第三代双倍速率同步动态随机存储器

特点:掉电无法保存数据,需要周期性的刷新;时钟上升沿和下降沿都在传输数据;突发传输,突发长度burtst length一般为8;

2、ddr3中有bank地址、行地址、列地址。数据写入ddr3需要先指定一个bank地址,再指定行地址,最后指定列地址。

3、ddr3容量的计算:bank数量×行数量×列数量×存储单元容量。举个例子:bank address位宽为3,Row address 位宽为14,column address为12,那么容量为:2^3 x 2^14 x 2^12 x 16 bit

4、ddr3的命名规则:以镁光ddr3作为例子, MT41J256M4DA-107

MT41J:是代号

256M4:是配置参数。其中M4代表数据位宽为4bit。如果是M8代表数据位宽为8.

image-20240330220216583

DA:封装类型

-107:是速度等级

1)ddr3支持的时钟最大的频率计算

如图速度等级为speed=-15E时,tck=1.5ns,那么支持最大的时钟频率为:1/1.5ns*1000=666.6M

speed=-125E时,tck=1.25ns,那么支持最大的时钟频率为:1/1.25ns*1000=800M

image-20240330215047351

2)带宽的计算:时钟频率x数据位宽=带宽

举个例子:MT41J64M16-125,由M16可知数据位宽为16,-125为速度等级:1/1.25*1000=800M。那么带宽=16x800x2=25600M bit/s=25.6G 。其中2是因为双沿采样,上升沿和下降沿。

二、Vivado中 mig ip

我们只需要往mig IP写入数据就可以操作ddr3了。MIG IP有很多时钟,需要我们注意区分。

1)系统时钟sys_clk:MIG IP的输入,系统时钟频率没有要求,可以100M、1500M、200M。时钟的来源可以由fpga内部的PLL得到,也可以由外部晶振得到。

2)参考时钟ref_clk:MIG IP的输入,这个时钟频率是有要求的,建议给固定的200M。时钟的来源可以由fpga内部的PLL得到,也可以由外部晶振得到。

3)IMG IP输出一个ddr3芯片工作的时钟(差分信号P、N):这个时钟频率是多少,有两个因素

第一:取决于FPGA A7系列支持的最大时钟频率为400M,K7系列的支持800M

第二:ddr3的最大时钟频率,即根据上面速度等级如-125计算得到的最大时钟频率,如果ddr3的最大时钟频率为400m,那么IMG ip的输出时钟不能大于400M

4)用户端时钟ui_clk:MIG IP输出给用户端的

注意:ddr3的工作时钟和用户时钟ui_clk有一个比例关系,如果ddr3的工作时钟频率设置为400M,那么ui_clk有两种可能,ddr3时钟:用户时钟=2:1,则用户时钟就是200M;还有一种可能就是4:1,即 ddr3时钟:用户时钟=4:1,则用户时钟就是100M

当ddr3的工作频率>=400M时,比例只能为4:1

image-20240330222014916

--晓凡  2024330日于武汉书
  • 10
    点赞
  • 14
    收藏
    觉得还不错? 一键收藏
  • 0
    评论
本文是作者在华为工作期间写的一篇对DDR3全面的总结,当时有好几年经常接触DDR3的设计与测试,期间总结了大量的知识点,于是业余时间汇总起来写成本文,因为DDR3属于业界通用的器件,其中知识也不涉及到公司秘密,所以分享出来供大家参考。 文章摘要: DDR,在PC、手机、通信设备等产品中广泛应用。而随着技术发展以及用户需求提高,内存不断升级,从SDRAM, DDR, DDR2、再到DDR3,现在DDR4也开始大规模应用。其特点就是速率、容量不断提高,而且性能、功耗方面也不断优化。内存技术是很多软件、硬件、逻辑、测试工程师们关注的重点。但由于其复杂程度较高,同时,英文资料复杂,理解困难,而中文资料能较全面详细描述DDR3的文献匾乏、零散。记得刚接触DDR3时真是一头雾水,一直在其表面徘徊很久。身边小伙伴也是同感。 作者所从事的硬件领域常常接触DDR,在这方面有一些难忘的经历,期间也积累了一些知识。出于经验传承的目的,特写下本文。内存已经历多代,但很多知识是相通的,本文拿当前主流的DDR3作为重点去讲解。出于能力水平及篇幅原因,本文未能周全深入描述DDR3所有特性或者某些地方存在错误,还望读者谅解和指正。同时,本书在一些地方引用了其他文献中的图文,会在相应地方加以说明。在此,衷心希望本文能给能给想了解DDR3技术的同学提供帮助。 本文分为以下八章内容: 第一章 DDR3基础 第二章 DDR硬件设计 第三章 DDR3几个关键技术 第四章DDR3工作流程、参数详解 第五章 DDR3训练 第六章 DDR3信号完整性测试 第七章 DDR3问题案例 第八章 SDRAM、DDR、DDR2、DDR3、DDR4对比
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值