SAR ADC的上极板和下极板采样

       SAR ADC的采样保持电路按采样方式可以分为上极板采样和下极板采样,如图1所示。若输入电压采样至电容阵列的上极板,则称为上极板采样;若输入电压采样至各个电容的下极板,则称为下极板采样,接下来分别介绍这两种采样方式的区别。

图 1 上极板采样和下极板采样

       上极板采样的特点是结构简单,模拟输入由一个 MOS 开关直接与电容上极板相连,采样电容下极板接地。在上级板采样结构中,电容位数较下级板采样减少了最高位,相当于减少约一半电容,所需要的动态转换功耗也更少。而且第一次比较不需要采样,在采样过程中也减少了动态功耗。

      这种采样电路的缺点是当开关关断后有电荷注入的现象,会影响电容上的采样电荷量。在实际的电路中,比较器的输入管、各位开关的电路、各位电容板之间,都存在一些寄生电容,这些寄生电容使得各位电容的比例与设计不符,上级板采样受这些寄生的影响较大,寄生电容会衰减输入信号范围,同时会影响SARADC的电荷重分配的线性度,导致SARADC的非线性误差增大。

       下极板采样的输入信号通过开关采样到电容的下极板,能有效解决电荷注入导致的问题。在采样阶段,开关 S1和 S3 同时导通,电容上极板接地,下极板电压跟随输入信号变化;在保持阶段,首先开关 S3 断开,电容上极板浮空,此时由于S3 两端电压均为 0,S3向输出端泄放电荷量是一个可以被作为系统误差的固定值,因此该电荷与输入无关,其导致的采样误差可以通过全差分结构抵消掉。

        然后 S1 断开、S2 导通,此时由于电容下极板接地,则输出电压是输入的负电压。输出节点上的电荷量不受 S1 和 S2 的沟道电荷泄放的影响,S3 输入的沟道电荷可以被消除,因此下极板采样的精度更高,同时时钟馈通现象也可以通过差分结构的下极板采样得到消除。

       但是,当SARADC采用底板采样时,需要增加的开关数目和开关功耗。如果采用底板采样的话,由于采样开关管个数较多,功耗比较大,因此底板采样不太适用于低电源电压的应用中。

  • 11
    点赞
  • 2
    收藏
    觉得还不错? 一键收藏
  • 0
    评论
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值