集成电路的导线很容易被忽略,只有在特殊情况下或者进行高精度分析时才会考虑这个方面。但是如今随着工艺的发展,这一情况已经发生了改变。由导线引起的寄生效应所显示的尺寸缩小特性与有源器件并不相同,并且已经很大程度影响到了电路的一些性能指标,如速度、能耗和可靠性等。并且这个影响会随着工艺进步而更加凸显。
集成电路设计可以有很多种布线方法,现在最先进的工艺可以实现源区和漏区的重掺杂‘n’和‘p’扩散层,这样也可以作为导线,这些导线在原理图中只是作为参考,对电路的实际性能不会产生任何影响,但是实际应用中,集成电路的导线已经形成一个复杂的几何体,这个大型集合体共同影响了电阻和电感等寄生效应,这几种寄生信号对电路的影响:
1,增加传输延时,相当于性能的下降;
2,影响能耗和功率;
3,都会引起额外的噪声来源,进而影响电路的可靠性。
由相邻的信号线与电路节点之间本来不应该由的耦合引起的干扰叫做串扰,相当于一个噪声源,这个噪声取决于在相邻区域上布线的其他信号的瞬态值,当前开关速度情况下,电容性的串扰是主要因素。电容串扰产生的效应受该导线阻抗的影响:如果该导线是浮空的,则该串扰会持续存在,如果该导线被驱动,那么信号会回到原来的电平。
那么如何克服电容串扰呢
串扰是比例噪声源,所以信放对于加大噪声容限没有任何意义,解决这一问题最根本的途径就是控制电路的几何形态,或采用对耦合能量较不敏感的信号传输规范。
1,尽量避免浮空节点,对串扰问题敏感的节点;
2,敏感节点应该很好的与全摆幅信号进行隔离;
3,在满足约束的范围内&#