20210324Verilog学习笔记:全加器的几个实现方式

数据流建模

module fulldaaer_behavior(ci, a, b, c, s);
    input ci, a, b;
    output c, s;
    assign c = ((a ^ b) & ci) | (a & b),
           s = (a ^ b ^ c);
endmodule

行为级建模

module adder_beha(ci, a, b, s, c);
    input ci, a, b;
    output s, c;
    assign {c, s} = a + b + ci;
endmodule

结构级建模

module halfadder(a, b, c, s);
    input a, b;
    output c, s;
    assign c = a & b,
           s = a ^ b;
endmodule
module fulladder(ci, a, b, c, s);
    input ci, a, b;
    output c, s;
    wire w1, w2, w3;
    halfadder u1(a, b, w1, w2);
    halfadder u2(ci, w2, w3, s);
    or (c, w1, w3);
endmodule

对比:行为级建模代码简单易懂,而结构级建模综合结果清晰。

多位加法器:

module adder_beha(ci, a, b, s, c);
    input ci;
    input [7:0] a, b;
    output [7:0] s;
    output c;
    assign {c, s} = a + b + ci;
endmodule
  • 0
    点赞
  • 3
    收藏
    觉得还不错? 一键收藏
  • 0
    评论
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值