晶体的负载电容选择及原理

一、 晶体起振详解:
对于振荡电路,必须有正反馈,且闭环增益大于1,晶体与负载电容构成Π型滤波电路(带通),共振频率可以通过。
芯片的时钟电路详见:芯片晶振内部电路(皮尔斯振荡电路)。
在这里插入图片描述
图1 芯片内部电路
在这里插入图片描述
图2 晶体电路
在这里插入图片描述图3有源晶振电路
本文主要讨论:晶体的负载电容是如何的选择和计算以及PCB布局布线:为了谐振点起振。
首先根据晶体的要求可知:负载电容的值要求为18pF;
根据公式:
在这里插入图片描述
图中: CL为 负载电容;Cstray: 寄生电容一般为3-7pF;
另外:C1和C2的ESR需要尽可能的小,这样晶体起振的速度快。
电容的值增大,对应晶体振荡频率减小。
二、 PCB布局布线
 负载电容尽可能的离晶体近(<90mils),且在同一层;
 单端走线阻抗50欧姆;平行走线等长;
 晶体到芯片时钟输入口<750mils;
在这里插入图片描述
图3

评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值