共模电压(common mode voltage)和DC common mode

共模输入电压,指的是相对于公共地而言的信号。共模和差模其实没有严格的定义。只是说共模是相对于公共地而言的信号,而差模则是两个信号的差(注意这里没有强调公共地,你也可以将地作为一个信号处理)。单纯孤立地讨论共模和差模没有多大的意义,必须结合具体的设计对象——如差分信号线。

设差分信号线的正端电压为Vp,负端电压为Vn。自然你可以定义Vp或Vn为共模电压(都相对于公共地),而Vp - Vn为差模电压。但是这种孤立的定义和分析没有意义。最简单的,Vp和Vn到底哪个代表了差分信号线上的“共模”电压?如果干扰只作用在Vp或Vn上(或不平衡),那算什么干扰?“共模抑制”对此是否有效?

看看这两个式子:(Vp + Vn) / 2,(Vp - Vn) / 2。前一个是两个信号线相对于公共地的平均值。不仅如此,这两个式子把差分信号线上的共模和差模特性非常自然地区分开来了,而且具有等权。如果只有(Vp + Vn) / 2干扰,而没有(Vp - Vn) / 2的干扰(这就是所谓的共模干扰),共模抑制就会完全抑制它。如果只有(Vp - Vn) / 2 信号,而没有(Vp + Vn) / 2 信号(其实Vp和Vn都有信号,只是抵消而已),那便是我们非常熟悉的差分信号。

以上摘自百度百科的解释。

在PCIE和USB等高速串行电路中 有DC common mode【DC共模,不是DC common模式等等的某种模式】的概念,实际也是差分电路的中涉及的概念。

相关概念就是DC共模电压 共模阻抗 共模电流等。

差分DC共模电压:可以理解为 差分信号线上 在没有叠加AC信号之前的对地直流电压

模拟IC设计知识分享(5) - 差分放大电路和共模反馈 - 知乎差分放大器的好处已经是一个老掉牙的话题了,大二学模电的时候童诗白老师的书里就有这一章,之后在各种地方包括信号完整性分析里都要见到差分电路。但不能免俗的是,在这边也还是要提一遍。 如果我们在两个结点加…https://zhuanlan.zhihu.com/p/400839073

  • 0
    点赞
  • 2
    收藏
    觉得还不错? 一键收藏
  • 0
    评论

“相关推荐”对你有帮助么?

  • 非常没帮助
  • 没帮助
  • 一般
  • 有帮助
  • 非常有帮助
提交
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值