SRIO学习(四)——SRIO管脚

本文介绍了SRIO的功能描述,重点关注SRIO管脚。在学习过程中,作者遇到了"在接口设备中使用位"的概念理解难题,计划在深化学习后解答。同时,提供了TI公司的相关参考资料链接,并欢迎读者交流讨论。
摘要由CSDN通过智能技术生成

SRIO Functional Description

SRIO管脚

【SRIO管脚部分官方文档给的信息较少,只有一个表格,不过笔者会对表格里的描述进行详细解析】

SRIO设备管脚是基于Current-Mode Logic (CML)【电流模式逻辑】的高速差分信号,传输和接收信号的缓存自身都包含有时钟恢复区域。参考时钟输入是不纳入SerDes宏的,参考时钟使用的是差分缓存输入的,与晶振产商提供的LVDS和LVPECL接口兼容的时钟信号。Table 2-3 描述了SRIO的外设管脚。



大意了,处理图的时候忘记加上红色标记了,笔者不太明白的就是:“在接口设备中使用位”是什么意思,相信是因为现在我的学习深度还不够,以后一定会解答这个问题,先在这里记住,以后回来解释。

评论 1
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值