FPGA NVME IP 核 纯逻辑实现NVME协议,读写SSD

本文探讨了随着存储需求增加,SATA接口的速度瓶颈,以及如何利用PCIE协议的NVME协议来提升读写速度。Xilinx的方案通过XDMA IP简化了FPGA中NVME协议的实现,提供了两种实现方式:直接控制XDMA的简单方案和通过HDL管理CQSQ的灵活方案。测试结果显示,4XPCIE3.0能达到约2.0GB/s的平均读写速度,远超SATA。此外,PCIE2.0的读写速度分别约为1.1GB/s和1.3GB/s。

摘要生成于 C知道 ,由 DeepSeek-R1 满血版支持, 前往体验 >

随着存储速度需求越来越大,SATA的读写速度很多场景就有点吃力了,基于PCIE协议的NVME协议慢慢成为主流厂商的首选,FPGA实现NVME协议是比较复杂的,本文主要基于xilinx的方案,前面说了NVME协议主要基于PCIE协议,XILINX本身就有XDMA这种封装比较好的IP,无形中就大大降低了NVME协议的实现,将XDMA配置为ROOT模式,简单点的方式就是通过ZYNQ这类器件直接控制XDMA实现CQ SQ管理,这种方案相对比较简单,但是灵活性相对较差,另外一种方式就是直接通过HDL管理初始化 CQ SQ等控制

最后:

在这里插入图片描述

在这里插入图片描述
在这里插入图片描述

实际测试发现4X PCIE3.0 读写速度平均2.0GB左右,相比SATA还是很有优势的

更新:
通过VC707开发板测试,PCIE2.0读写,写平均速度1.1GB左右,读平均速度在1.3GB左右

在这里插入图片描述

在这里插入图片描述
在这里插入图片描述

在这里插入图片描述
在这里插入图片描述

在这里插入图片描述

在这里插入图片描述

数据接口为FIFO接口,整个IP用户可以当做一个类似RAM进行使用
,有需要的个人和公司可以联系本来获取使用手册
在这里插入图片描述
在这里插入图片描述
在这里插入图片描述

![(https://img-blog.csdnimg.cn/14f9106ce1964b5b80f980e99d4ad557.bmp)

在这里插入图片描述

在这里插入图片描述
回读直接对比
在这里插入图片描述
在这里插入图片描述

ZCU器件PCIE3.0 三星970 PRO 1T 全盘读写不低于2.5GB/s

评论 6
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值