基于FPGA的IIC程序设计

基于FPGA的IIC程序设计

1 实现功能

1、编写基于verilog的IIC驱动模块,实现对IIC协议器件的通用读写测试功能,并通过串口调试助手显示从IIC器件中读取出来的数据。
2、本代码测试流程:先向AT24C16地址0-99地址中写入对应数据0-99,然后再从0-99地址中读取对应的数据,并通过串口调试助手显示出来。

2 模块设计

2.1 顶层设计

在这里插入图片描述

2.2 顶层架构

在这里插入图片描述

2.3 IIC驱动模块

在这里插入图片描述

2.3.1 AT24C16单字节读写流程

在这里插入图片描述

2.4 IIC数据产生模块

在这里插入图片描述

2.5 时钟倍频模块

在这里插入图片描述

2.6 UART FIFO模块

在这里插入图片描述

2.7 UART 发送模块

在这里插入图片描述

2.7.1 UART 发送模块状态转移图

在这里插入图片描述

2.8 UART桥接模块

在这里插入图片描述

测试结果

在这里插入图片描述

  • 0
    点赞
  • 13
    收藏
    觉得还不错? 一键收藏
  • 0
    评论

“相关推荐”对你有帮助么?

  • 非常没帮助
  • 没帮助
  • 一般
  • 有帮助
  • 非常有帮助
提交
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值