基于FPGA实现IIC接口(EEPROM)

100 篇文章 58 订阅 ¥99.90 ¥299.90

1 IIC应用领域
在嵌入式系统开发过程中,IIC占据非常重要的地位。IIC通讯接口能到搭载较多的从设备,从而实现与多个从设备进行通讯,在板级通讯中是一种比较常用的通讯接口。笔者通过IIC接口实现FPGA对AT24C08的读写。AT24C08是一款内存为8Kbits的串行EEPROM,内部包含1024个8位字节,供电电源2.7V到5.5V,支持标准IIC通讯协议。对于FPGA来说,内部是许多逻辑单元,并没有集成IIC接口;因此 ,需要开发IIC逻辑模块。
2 IIC总线简介
串行总线广泛应用与板级间的通信,低速的三种串行总线接口协议有UART,SPI和IIC,笔者这里只描述IIC总线。IIC总线是一种由PHILIPS公司开发的两线式串行总线,用于连接微控制器及其外围设备。它是由数据线SDA和时钟SCL构成的串行总线,可发送和接收数据。在处理器与被控IC之间,IC与IC之间进行双向传送,高速IIC总线一般可达400Kbps以上。
IIC总线在传输过程中有三种信号,分别是:开始信号,结束信号和应答信号。
开始信号:SCL为高电平时,SDA由高电平向低电平跳变,开始传送数据。
结束信号:SCL为高定平时,SDA由低电平向高电平跳变,结束传送数据。
应答信号:接收数据的IC在接收到8bit数据后,向发送数据的IC发出特定的低电平脉冲,表示已收到数据。处理器向受控单元发出一个信号后,等待受控单元发出一个应答信号,处理器接收到应答信号后,根据实际情况作出是否继续传递信号的判断。若未收到应答信号,判断为受控单元出现故障。
3 IIC逻辑设计
基于FPGA实现IIC接口设计设计较为简单。根据读/写时序图编写Verilog代码即可。

  • 3
    点赞
  • 1
    收藏
    觉得还不错? 一键收藏
  • 打赏
    打赏
  • 0
    评论
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包

打赏作者

宁静致远dream

你的鼓励将是我创作的最大动力

¥1 ¥2 ¥4 ¥6 ¥10 ¥20
扫码支付:¥1
获取中
扫码支付

您的余额不足,请更换扫码支付或充值

打赏作者

实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值