自定义博客皮肤VIP专享

*博客头图:

格式为PNG、JPG,宽度*高度大于1920*100像素,不超过2MB,主视觉建议放在右侧,请参照线上博客头图

请上传大于1920*100像素的图片!

博客底图:

图片格式为PNG、JPG,不超过1MB,可上下左右平铺至整个背景

栏目图:

图片格式为PNG、JPG,图片宽度*高度为300*38像素,不超过0.5MB

主标题颜色:

RGB颜色,例如:#AFAFAF

Hover:

RGB颜色,例如:#AFAFAF

副标题颜色:

RGB颜色,例如:#AFAFAF

自定义博客皮肤

-+
  • 博客(15)
  • 收藏
  • 关注

原创 UCIe物理层 —— 逻辑协议 (3)

此类接口的SBINIT状态协商不具备CK/DATA repair pattern的协商,每一端的Tx用仅有的DATASB/CKSB pair发送64UI + 32UI (Low)的pattern,并持续发送等待timeout后进入TRAINERROR,或者如果对端正确接收到pattern,则进入RESET状态。注意,此处需要4个sample逻辑并行同时处理。

2025-02-12 11:12:34 1060

原创 UCIe物理层 —— 逻辑协议 (2)

本章开始主要介绍UCIe协议第四章,物理层逻辑定义和规范。如其他的通信协议一样,接口的物理层包含两个部分,逻辑子层和电气子层。其中逻辑层主要负责:1.定义接口信号和时序2. 定义发送端如何将上层数据分发到各个物理通道以及接收端如何把从各个通道收到的数据恢复成byte stream(Flit)。3. Broken Lane的repair和remap。4. 链路初始化,训练(training)和电源状态管理/切换。5. 扰码Scrambling和training sequence的产生。

2024-10-14 17:44:30 802

原创 UCIe物理层 —— 逻辑协议 (1)

本章开始主要介绍UCIe协议第四章,物理层逻辑定义和规范。如其他的通信协议一样,接口的物理层包含两个部分,逻辑子层和电气子层。其中逻辑层主要负责:1.定义接口信号和时序2. 定义发送端如何将上层数据分发到各个物理通道以及接收端如何把从各个通道收到的数据恢复成byte stream(Flit)。3. Broken Lane的repair和remap。4. 链路初始化,训练(training)和电源状态管理/切换。5. 扰码Scrambling和training sequence的产生。6. Lane Reve

2024-10-14 10:54:53 673

原创 Die to Die Adapter (3)

UCIe协议第三章

2024-10-12 16:53:59 1076

原创 Die to Die Adapter (2)

Die 2 Die Adapter, Flit format

2024-09-30 14:21:48 1116

原创 Die to Die Adapter (1)

UCIe的Die to Die Adapter主要维护链路层的状态,数据完整性,支持多协议层的仲裁和Mux调度,链路协议和参数的协商等功能。Adapter层向上承接各种协议层,接口为FDI,向下面向物理层,RDI接口。UCIe协议定义的FDI接口支持单一协议层(protocol layer)或者多协议共存,CXL.io/Cachemem, 或Streaming protocol或者PCIe 协议共存,多协议在Adapter内经过Arb/Mux进行仲裁和多路选择。

2024-09-26 17:12:23 877

原创 Yolo V5环境设置和运行

初学者获取yolov5代码,pycharm软件和设置yolov5的运行环境以及运行例程。

2024-09-21 11:10:41 476

原创 UCIe 协议层

注:内容来源于UCIe协议规范UCIe协议层主要定义UCIe链路承载的PCIe/CXL或者自定义的Raw Mode streaming protocol。UCIe支持3种类型的协议层:PCIe 6.0 Flit Mode。 CXL 2.0: CXL 256B Flit Mode 或 CXL 68B-Enhanced Flit Mode. 可以支持CXL.mem, CXL.cache和CXL.io。注:不支持CXL 1.1 Streaming Protocol: 通用模式,用于传输用户自定义的

2024-08-29 14:06:17 1404

原创 UCIe协议分层结构

注:本文内容来源于UCIe标准协议。

2024-08-27 16:21:23 824

原创 UCIe 协议和背景介绍

UCIe全称Universal Chiplet Interconnect Express,协议定义了提供高带宽,低延迟,高功耗效率,低成本的芯粒(Chiplet)或者简称Die间互联的协议。针对日益增长的高性能计算,存储,存算等领域的高带宽低延迟需求,UCIe协议定义的通用互联协议。增强了链路管理,调试和测试的需求,也增加了UCIe-3D互联的支持,进一步降低了pitch间距。作为标准接口协议,UCIe 互联协议支持多种上层协议及封包模式,包括PCIe,CXL以及Stream数据模式(RAW Mode)。

2024-08-27 16:00:12 1570

原创 PCIe传输层介绍

PCIe传输层负责的各种类型的TLP 发送和接收,其中涉及到TLP的路由策略,主要分两大类,地址路由(Address Routing)和ID路由(ID Routing)。而典型的Completion类的返回报文是根据Requester(请求者)在PCIe tree结构中的ID来路由的。TLP Header 一般的由两种长度3DW和4DW,根据报文是属于32位系统还是64位系统,地址位宽为1DW的TLP header长度共计3DW,地址位宽为2DW的TLP header长度共计4DW。

2024-02-26 15:34:31 580

原创 PCIe 分层协议简介

本文介绍PCIe分层封包的概念和各层功能介绍,内容基本来源于BaseSpec。

2024-01-23 17:35:04 1617 1

原创 Pytorch 创建数据和类型转换

介绍pytorch 创建tensor以及初始化Tensor,支持的数据类型和初始化的方式等。

2024-01-15 14:31:12 626 2

原创 ifconfig常见命令

root@01 ~]# ifconfig eth0 192.168.0.100 hw ether 04:64:03:00:12:51 // 设置/修改网卡的IP地址和MAC地址(临时生效),ether(以太网)表示网卡的接口类型。[root@01 ~]# ifconfig eth0 192.168.0.100/24 // 设置/修改网卡的IP地址和子网掩码(临时生效)

2024-01-11 22:48:56 808 1

原创 PCIe 系统拓朴结构和基本组件介绍

本文从PCIe常见的系统应用和BaseSpec的角度,简要介绍PCIe拓扑结构和各个组件的功能及基本概念。

2024-01-11 16:43:19 1572

空空如也

空空如也

TA创建的收藏夹 TA关注的收藏夹

TA关注的人

提示
确定要删除当前文章?
取消 删除