一、D触发器
D触发器
是一个具有记忆功能的,具有两个稳定状态的信息存储器件,是构成多种时序电路的最基本逻辑单元,也是数字逻辑电路中一种重要的单元电路。
D触发器有集成触发器
和门电路
组成的触发器。触发方式有电平触发
和边沿触发
两种,前者在CP(时钟脉冲)=1
时即可触发,后者多在CP的前沿(正跳变0→1)
触发。
D触发器的次态取决于触发前D端的状态,即次态=D。因此,它具有置0、置1两种功能。
对于边沿D触发器,由于在CP=1期间电路具有维持阻塞作用,所以在CP=1期间,D端的数据状态变化,不会影响触发器的输出状态。
边沿触发的触发器
方程
时序图
二、创建D触发器并仿真
1、创建工程
或者File->New Project Wizard
设置项目路径和项目名称
检查项目信息,点击finish
2、新建原理图文件
File->New
双击原理图空白处,从“ Symbol”窗中选择
需要的符号,或者直接在“name”文本框中键入元件名