SystemVerilog多线程

* 作者:JK ZHAN,本文首发于微信公众号“IC Talking”(ID:HelloICTalking),芯片技术文章分享平台。

 

多线程、并发、并行计算等这些概念我们在很多计算机相关的领域都会听到。具体去看,并行计算是一个非常广泛的课题,涵盖了计算机体系结构各个层面的众多计算机技术,包括了成熟的、先进的。而本文将展开介绍的SV多线程,只是在软件应用层面去看多线程,不必也不会去深挖仿真细节。

 

01 多线程概念

在介绍SystemVerilog语言支持的多线程开发之前,有必要先来看看一些基本概念,什么是多线程,以及为什么在芯片开发或者验证中会需要用到多线程。

先明确两个概念,进程(process)和线程(thread)。简单来说,进程(process)就是程序的某一次执行,也可以说成进程是有了执行进度的程序。它是操作系统进行资源分配和调度的一个独立单位,也就是说进程是竞争计算机资源的基本单位。线程(thread)则属于某一个进程,一个进程可以有一个或者多个线程。线程不独立拥有计算机资源,它只能跟同一进程中的其他线程共享这个进程所分配到的资源。线程是程序执行流的最小单元,或者叫操作系统进行执行调度的基本单元。

在SV中,LRM(Language Reference Manual)将其支持的并发结构叫并行块(parallel blocks),将创建出来的

  • 1
    点赞
  • 3
    收藏
    觉得还不错? 一键收藏
  • 0
    评论
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值