脉冲同步器(快到慢)

目录

描述

输入描述:

输出描述:

参考代码


 

描述

sig_a 是 clka(300M)时钟域的一个单时钟脉冲信号(高电平持续一个时钟clka周期),请设计脉冲同步电路,将sig_a信号同步到时钟域 clkb(100M)中,产生sig_b单时钟脉冲信号(高电平持续一个时钟clkb周期)输出。请用 Verilog 代码描述。
clka时钟域脉冲之间的间隔很大,无需考虑脉冲间隔太小的问题。
电路的接口如下图所示:

 

 

02beed4bcf1c4fab99d751597b1f218f.png

输入描述:

    input                 clka    , 
    input                 clkb    ,   
    input                 rst_n        ,
    input                sig_a        ,

输出描述:

    output               sig_b

参考代码

reg     Q_sig_a;
always @(posedge clka or negedge rst_n) begin
    if(~rst_n) begin
        Q_sig_a <= 'd0;
    end 
    else if(sig_a)begin
        Q_sig_a <= ~Q_sig_a;
    end
    else if(~sig_a)begin
        Q_sig_a <= Q_sig_a;
    end
end
reg     Q_buff0;
reg     Q_buff1;
always @(posedge clkb or negedge rst_n) begin 
    if(~rst_n) begin
        Q_buff0 <= 'd0;
        Q_buff1 <= 'd0;
    end 
    else begin
        Q_buff0 <= Q_sig_a;
        Q_buff1 <= Q_buff0;
    end
end
reg     Q_slow;
always @(posedge clkb or negedge rst_n) begin
    if(~rst_n) begin
        Q_slow <= 'd0;
    end 
    else begin
        Q_slow <= Q_buff1;
    end
end

assign sig_b = Q_buff1 ^ Q_slow;

 

 

评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包

打赏作者

king_machine design

你的鼓励将是我创作的最大动力

¥1 ¥2 ¥4 ¥6 ¥10 ¥20
扫码支付:¥1
获取中
扫码支付

您的余额不足,请更换扫码支付或充值

打赏作者

实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值