DSP开发环境及平台

产生一个500点的数字信号序列,在8000Hz采样频率下,该序列表现为500Hz和2850Hz两个单品信号的叠加,且这两个频率信号的起始相位都为0。

2、实验步骤

(1)启动CCS6.2。

(2)新建工程signal。

①依次单击Project-New CCS Project;

②在New CCS Project窗口中输入工程名称,选择工程保存路径;

③在设备(Device)选项区中,Family选择C5500,Variant选择EVM5509A;

④在工程模版(Project templates and examples)选区中选择带main.c的空工程。

(3)编写main.c源代码。

直接用sin()函数产生单频信号,由于5509A的字长是16位

评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值