按照附录D中介绍的基于工程项目的仿真流程,首先创建一个工程项目,接着添加设计文件,然后进行编译、仿真和调试。具体步骤如下:
(1)在Windows资源管理器中,新建-一个子目录(例如,F:\Test_mux2to1)。
(2)打开一个文本编辑器(例如,Notepad++),输人设计块和激励块源代码,并将它们保存在新建的子目录中,文件名分别为mux2to1_ df.v 和test. _mux2to1. _df.v, 如图1(对应教材中图2.5.4)和图2(对应教材中图2.5.6)所示。
(3)打开ModelSim 软件,创建一个 新的工程设计项目(Test. _mux2lo1.mpf) ,添加已经存在的源文件( mux2tol _df.v 和lestL _mux2tol. _df.v)。
(4)在Project子窗口中,编译所有的源文件。如果编译成功,则代码文件的Status栏显示为绿色的“V”。如果编译出错,则会给出相关错误信息,修改代码,然后再重新编译,直到没有编译错误。
(5)将设计载入仿真器,开始仿真。编译成功之后,仿真器通过调用VerilogHDL的顶层模块将设计载人到仿真器中,弹出与仿真相关的子窗口,且设置仿真时间从0时刻开始。(6)将需要观察的信号添加到Wave子窗口中。
(7)执行仿真命令,得到如图3(对应教材中图2.5.7)所示的输人、输出波形;同时,还得到图4(对应教材中图2.5.8)以文本方式显示的仿真结果。可见,在0~20 ns期间,由于PS=0,所以输出PY与输人PD0相同;在20~40 ns期间,PS=1,故输出PY与输人PD1相同。表明该设计块描述的逻辑功能是正确的。
(8)结束仿真,退出Modelim仿真器。
本例提供了仿真项