system verilog环境中使用宏的学习笔记

本文详细介绍了SystemVerilog中的宏定义,包括宏的使用方式、常见语法、打印规则和其他使用注意事项。强调了宏在代码封装中的作用,以及其可能导致的代码可读性和定位问题。文中探讨了不同类型的宏定义,如无参数和带参数的宏,以及宏替换的时机和规则,同时提到了宏在不同编译器中的表现差异。
摘要由CSDN通过智能技术生成

前言

宏定义是我们在编码时常用来减少代码量和跨文件定义常量的手段。我的师傅跟我讲如果一段代码你需要重复两次,那么就要考虑封装一下。当然了我在实践中,一般是重复到第三次的时候才会封装代码。

封装代码的方式一般就两种吧,一是封装为task或者function,二是封装为宏。如果条件允许的话,我认为还是尽量选择前者。宏定义虽然能够有效的降低编码量减少重复编码,但是会严重的降低代码可读性和定位效率,而且一旦宏定义重复那么最后的定义会覆盖前面的所有定义且只会报warning极具隐蔽性。

不过既然宏定义是一种极为常见的语法我还是要仔细学习下。

宏的使用方式

宏一般使用时可以归结为两种,一种是编译宏一种是替换宏。编译宏一般是作为开关或者隔离选项,比如我们一致在文件前面开头和结尾加的如下所示代码,目的就是避免重复编译。

评论 6
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包

打赏作者

尼德兰的喵

你的鼓励将是我创作的最大动力

¥1 ¥2 ¥4 ¥6 ¥10 ¥20
扫码支付:¥1
获取中
扫码支付

您的余额不足,请更换扫码支付或充值

打赏作者

实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值