【前端验证】对uvm_info宏的进一步封装尝试

  我们的目标是┏ (゜ω゜)=☞芯片前端全栈工程师~喵!

前言 

没有公共环境和组件作为依托,徒手写验证环境真的是太难了。所以最近我一直在写环境的同时补充公共环境,这次的内容就是封装`uvm_info。

关于systemverilog中宏的使用规则,请参考前文:system verilog环境中使用宏的学习笔记_尼德兰的喵的博客-CSDN博客_systemverilog 宏

场景

每次使用uvm_info时,都需要写下这样一串:

`uvm_info(get_full_name(), $sformatf("xx='h%0h, yy='h%0h", xx, yy), UVM_LOW)

这行代码对我来说实在是有些难以记下,因此我希望能简化$display的语法,就是这样:

`prj_note("xx='h%0h, yy='h%0h, zz='h%0h", xx, yy, zz)

这是我的终极目标,但是没能实现,我是这样做的宏:

`define prj_note(note0,note1,id=get_full_name()) \
    `uvm_info(id, $sformatf(note0, note1), UVM_LOW)

这个宏可以实现传进去两个参数:"xx='h%0h"和xx,但是不能支持更多的传参,因为","会天然把传参分割。而终极目标里宏的传参个数是不确定的,这个暂时我没有想到太好的办法。

退而求其次,再做几个简化度低一些的宏:

`define prj_low(str,id=get_full_name()) \
    `uvm_info(id, str, UVM_LOW)

`define prj_mid(str,id=get_full_name()) \
    `uvm_info(id, str, UVM_MEDIUM)

`define prj_high(str,id=get_full_name()) \
    `uvm_info(id, str, UVM_HIGH)

这样多少还是能省点字的,虽然$sformatf这个函数就省不掉了:

`prj_low($sformatf("xx='h%0h, yy='h%0h, zz='h%0h", xx, yy, zz))
  • 1
    点赞
  • 3
    收藏
    觉得还不错? 一键收藏
  • 打赏
    打赏
  • 0
    评论

“相关推荐”对你有帮助么?

  • 非常没帮助
  • 没帮助
  • 一般
  • 有帮助
  • 非常有帮助
提交
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包

打赏作者

尼德兰的喵

你的鼓励将是我创作的最大动力

¥1 ¥2 ¥4 ¥6 ¥10 ¥20
扫码支付:¥1
获取中
扫码支付

您的余额不足,请更换扫码支付或充值

打赏作者

实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值