数字电路篇四

3.2、时序逻辑电路

时序逻辑电路如图所示

 Zi = f(X1,X2,...,Q1,Q2,...)(I = 1,2,...)                                                                                                                           Wi = g(X1,X2,...,Q1,Q2,...)(I = 1,2,...)                                                                                                                         Qi(n+1) = h(X1,X2,...,Q1(n),Q2(n),...)(I = 1,2,...)

输出方程Z驱动方程W是用来描述组合逻辑关系的,状态方程Q是用来描述存储电路的新状态Qn+1与原状态Qn和驱动信号W之间的关系。由图可知,一个完整的时序电路是由组合逻辑电路存储电路组成,它在任何时刻的输出,不仅与该时刻的输入信号有关,而且还与该时刻以前的输入信号有关。

常用的存储电路有两类,一类是锁存器,另一类是触发器。

3.2.1、锁存器(Latch)

锁存器是数字电路中的一种具有记忆功能的逻辑元件,采用电平触发方式的存储单元。状态的改变取决于输入脉冲信号的电平值,当输入脉冲为高电平(或低电平)时输出数据才会发生变化。锁存器的接口有四个,如图所示:

3.2.1.1、RS锁存器

RS锁存器:RS锁存器是构成所有复杂的锁存器和复杂触发器的基础,如图所示:

 R和S分别代表RESET和SET,D表示DATA,两个输出逻辑值互补,若Q = 0,则称锁存器为0状态,若Q = 1,则称锁存器为1状态。。

RS锁存器置位:即SD = 1,RD = 0,则Q非 = 0,Q = 1,锁存器状态为1.

RS锁存器复位:即SD = 0,RD = 1,则Q非 = 1,Q = 0,锁存器状态为0.

RS锁存器要禁止SD和RD同时为1的情况出现,否则会出现错乱状态。因为如果SD和RD突然全为0,而连个变0有先后,而不同的先后顺序会产生不同的结果。

也可以用与非门构成RS锁存器的电路图:

时序电路的四种描述方法:特性表、特性方程、状态图、波形图

特性表:特性表就是反应输入变量的原始状态以及新状态之间关系的一种真值表,也被称为状态转换真值表。原状态用Qn表示,新状态用Qn+1表示,RS锁存器的特性表如图所示:

 根据特性表可以看出RS锁存器的逻辑功能,:SD和RD都为0时,新状态和原状态保持不变;当RD为1时,新状态都变为0;当SD为1时,新状态都变为1;当SD和R

  • 4
    点赞
  • 0
    收藏
    觉得还不错? 一键收藏
  • 0
    评论
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值