Q&A:filter-自适应均衡器实现训练序列问题

Q:

杜老师您好,真不好意思又来麻烦您了,在看您的数字滤波器的MATLAB与FPGA实现(Altera/Verilog)版7.4节的自适应均衡器实现中遇到一些问题想请教一下:

1、接收端均衡器在接收完训练序列后是否就要保持滤波器系数不变,然后发送过来的信号序列直接和系数相乘得出均衡后的结果?但我在看您的MATLAB部分仿真时,整个训练序列和信号序列期间都在调整系数,可实际应用过程中我们接收端只能知道训练序列,不能预先知道信号序列,就不能知道期望信号

2、整个均衡模式是否就是一段训练序列加一段信息数据,通过训练序列调整系数后保持不变进行滤波?然后再进行下一段训练和数据的接收?

 

老师,先谢谢您给学生解惑了!

 

A:你的理解是对的。前提是信道的特性在短时间内不变化。

祝愉快!

杜勇

  • 0
    点赞
  • 3
    收藏
    觉得还不错? 一键收藏
  • 打赏
    打赏
  • 0
    评论
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包

打赏作者

杜勇老师

你的鼓励将是我创作的最大动力

¥1 ¥2 ¥4 ¥6 ¥10 ¥20
扫码支付:¥1
获取中
扫码支付

您的余额不足,请更换扫码支付或充值

打赏作者

实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值