自定义博客皮肤VIP专享

*博客头图:

格式为PNG、JPG,宽度*高度大于1920*100像素,不超过2MB,主视觉建议放在右侧,请参照线上博客头图

请上传大于1920*100像素的图片!

博客底图:

图片格式为PNG、JPG,不超过1MB,可上下左右平铺至整个背景

栏目图:

图片格式为PNG、JPG,图片宽度*高度为300*38像素,不超过0.5MB

主标题颜色:

RGB颜色,例如:#AFAFAF

Hover:

RGB颜色,例如:#AFAFAF

副标题颜色:

RGB颜色,例如:#AFAFAF

自定义博客皮肤

-+
  • 博客(56)
  • 收藏
  • 关注

原创 Verilog-A

Verilog-A语言

2024-04-18 17:15:35 259 6

原创 摄影杂记二

还有raw连拍模式,还可以打开预拍摄功能,可以拍摄快门前0.5s的状态。HDR照片:菜单1-2中找到hdr模式,可以调整动态范围,选择自动,连续hdr一张,按下快门,busy,完事后出来hdr图片。对焦保卫:菜单1-6,随后会从物体前端开始对焦拍摄,一直排到物体尾,自动合成一张图片,更加清晰。m-fn:多功能选择按钮,可以设置iso、连拍、对焦模式、白平衡、曝光补偿。星号下面是:对焦选择按钮,可以切换对焦模式。单次自动对焦,伺服自动对焦(连续自动对焦,按住快门不松手,焦点一直在物体上,适合抓拍)。

2024-04-07 23:47:22 307 2

原创 摄影杂记一

摄影小白,最近买了一台微单,型号是佳能R10,加上18-150套机镜头和佳能RF 50 F1.8定焦镜头。开始学习摄影。PS:摄影穷三代,单反毁一生。嘿嘿。

2024-04-07 00:01:13 764 2

原创 MATLAB——知识点备忘

Matlab 备忘录

2024-04-01 11:29:26 1094

原创 Pipelined-ADC设计——设计完成12位50M

2024-01-21 23:48:19 794

原创 Pipelined-ADC设计二——结构指标及非理想因素(Part2)

接上文,本章将两个比较重要的非理想因素,因此各项指标制定。后续会对常见的非理想因素给出常见的解决方法,以及设计所采用的方法。 至此,影响流水线ADC(Pipelined ADC)性能的各种主要的非理想因素带来的影响介绍完毕,初步制定了个流水线子级模块的指标。

2023-12-23 18:34:40 1538

原创 Pipelined-ADC设计二——结构指标及非理想因素(Part1)

本章将详细介绍电路各个模块的设计思路和设计中需要注意的关键点,给出流水线ADC中的非理想因素,并计算出流水线ADC各个模块具体指标。根据电路中信号的传输方向,依次介绍采样保持电路、Sub_ADC,MDAC 等模块的设计。(本章有些公式推导噪声来源等问题还是需要看一看,至少得懂的子电路的各种取值和指标是怎么来的)

2023-12-23 01:19:42 1378

原创 Pipelined-ADC设计一:序言

流水线型 模数转换器设计,12位 50M Pipelined ADC。

2023-12-18 23:09:23 1195 1

原创 PipelineADC学习一:

每一级用2bit量化,然后X2送到下一级。比如第一级量化错位为01,第一级量化的最后一位是第二级权重的2倍,即第一级最后一位的权重是2,因此码应该是010。第二级也是一个2bit的量化,有两个量化区间,其中两个码为有效量化码,一个码为校正码。第二级量化码00,校正码10。多比较一次,两个阈值,三个区间,分别对于输出00,01,10。正常2bit应该对于4个区间,这里只有三个区间是有用的,因此叫做1.5bit。PiplineADC起源之Sub-Ranging-ADC。带校正码的FlashADC。

2023-08-18 18:01:49 1246 1

原创 【无标题】

你好! 这是你第一次使用 Markdown编辑器 所展示的欢迎页。如果你想学习如何使用Markdown编辑器, 可以仔细阅读这篇文章,了解一下Markdown的基本语法知识。我们对Markdown编辑器进行了一些功能拓展与语法支持,除了标准的Markdown编辑器功能,我们增加了如下几点新功能,帮助你用它写博客:撤销:Ctrl/Command + Z重做:Ctrl/Command + Y加粗:Ctrl/Command + B斜体:Ctrl/Command + I标题:Ctrl/Command + S

2023-08-18 16:05:42 293

原创 带着设计思维画版图——第一次和第二次

然后IO Pins界面选好IO layer,勾上Pin Label,点击option,设置IO Pins Label,包括大小啥的,其他就选Same As Pin即可。Layers开启Used这样能够更方便的画图,V(View) , S(Select),AV:All Viewed,NV:None Viewed,AS:All Selected,NS:None Selected。更改Display:shift+右键点击要更改的layer,可以File--Save和Load,就是display.drf 文件。

2023-08-18 16:00:55 1099

原创 ADC静态特性测试

ADC、静态特性测试、INL、DNL、码密度法(code density)

2023-08-18 15:58:53 1250 2

原创 Cadence 小技巧系列(持续更新)

选中wave波形,右键 Send To--Export,设置文件格式,开始结束时间,步长,有效位数。另一种将波形送到calculator的方法:在wave窗口中选中波形,右键send to--calculator。瞬态tran仿真精度设置,conservation,option--maxstep设为0.1n。瞬态tran仿真要用APS跑(setup--high...)Cadence和Matlab交互——高版本交互更方便。方波上升下降沿一般设为10ps左右。前面几行是文件头,可以删掉的。

2023-08-03 22:09:16 1023

原创 SAR ADC version2 ——ADC背景介绍

介绍ADC各项指标分析。

2023-07-10 02:22:18 1414

原创 Cadence基础操作:ADE L仿真基础操作

仿真操作

2023-05-03 22:06:36 15428 4

原创 Cadence基础操作:Schematic编辑

简单介绍Cadence 原理图界面基本操作

2023-05-01 13:10:11 3027

原创 SAR ADC设计:单位电容选取——电容失配仿真

电容失配仿真

2023-04-19 20:38:44 4750 2

原创 SAR ADC系列27:实践讲解1

111

2023-04-14 02:22:43 2805

原创 SAR ADC系列26:系统设计

SARADC整体系统设计

2023-04-12 21:08:37 4537 1

原创 Matlab和Cadence交互——(高版本Cadence待更新)

Matlab和Cadence交互

2023-04-12 17:25:04 1007

原创 SAR ADC系列25:ADC校准(Calibration)

ADC校准

2023-04-12 00:33:20 3179 3

原创 SAR ADC系列24:冗余设计&上机实践

冗余的设计&作业&上机实践

2023-04-11 22:05:26 4833 2

原创 SAR ADC系列23:SAR逻辑(同步SAR逻辑 & 异步SAR逻辑)

sar逻辑

2023-04-11 17:32:48 6668 3

原创 SAR ADC系列22:ADC的结构2(2023.8.6更新)

ADC结构2

2023-04-11 16:03:43 2028

原创 SAR ADC系列21:看看版图布局

电路整体原理图,版图布局,定制电容

2023-04-11 11:53:27 2155

原创 SAR ADC系列20:ADC结构(2023.8.4版)

而pre-amp的增益和输入幅值无关,在有效的带宽内,能够将小信号迅速放大(放大倍数有限,到不了rail-to-rail),然后latch接收到的是放大后的信号,就能大大加快速度,(想想时域响应那张图)。通过M9_CF&CI 引入一个Vos,在这个电路里面,Vos是叠加在Vin上面的,当Vin特别小,Vos超过Vin时,latch会将这个错误的信号PFB-rail-to-rail,尤其是如果Vos和Vin是反相的,很严重。还有就是输入信号线的分布式RC延迟,输入信号到达每个比较器的时间不一样。

2023-04-10 19:40:32 3043 2

原创 模拟IC学习:交叉耦合负载

交叉耦合负载放大器

2023-04-08 21:56:12 2267

原创 Cadence学习:小技巧

Cadence学习

2023-04-08 13:48:01 1275

原创 Linux学习:常用命令

Linux学习笔记

2023-04-08 13:47:42 337

原创 Linux学习:我的Linux配置

Linux配置情况

2023-04-08 13:43:05 174

原创 Cadence学习2:修改颜色

Cadence出图

2023-04-08 13:39:32 3338

原创 Cadence学习:pdk相关

pdk相关解读——持续更新

2023-04-08 13:39:12 1857 1

原创 模拟IC设计1:gm/id设计法

gm/id设计方法笔记

2023-04-08 13:33:46 771 1

原创 Matlab 学习1:在Linux系统中安装MATLAB

在Linux系统中安装matlab,以及常见问题

2023-04-08 13:29:20 1258

原创 Cadence IC 学习1:文件简单介绍

Cadence学习小技巧系列1,文件初步认识

2023-04-08 13:16:56 2787

原创 SAR ADC系列19:上机实践XXX(2023.8.1更新版——比较器完整版new)

比较器上机实践

2023-04-05 19:53:34 1974 3

原创 SAR ADC设计18:高速高精度比较器

Pre-AMP Latch比较器,主要介绍运放消除失调OOS和IOS技术,还简单介绍了一下高速高精度比较器的设计流程。

2023-04-05 19:37:45 4622 3

原创 SAR ADC设计17:LATCH比较器

Latch比较器,正反馈,noise消除,offset消除

2023-04-05 16:23:59 6259 2

原创 SAR ADC 系列16:基于运放的高精度比较器

开环运放相当于比较器了,通过运放级联的形式,获得高增益和高速度。一般作为Latch的前置放大器Pre-AMP,组成Pre-AMP+LATCH的高速比较器。

2023-04-05 13:46:08 1520

原创 SAR ADC系列15:基于Vcm-Base的开关切换策略

CDAC切换策略,Vcm_Base,稳定共模电压,进一步降低功耗。相当于同时增大VP并减小VN。相当于新的Vref = Vcm =1/2Vref。

2023-04-04 15:58:46 3084 3

64位8级流水线加法器

64位8级流水线加法器,即是将64位拆成8个8位进行运算,最后将8个8位运算的结果相加得出最后的和和进位位。采用8级流水线进行加法运算,则从第一次输入两个加数的第一个时钟起,需要第8个时钟周期对应的和才输出来,之后源源不断的输入加数,则和也不断的输出,如下图所示: 8级流水线需要将加法运算拆分成8个时钟周期来完成,每个时钟周期需要将前面计算得到的和、还未进行计算的加数进行缓存,由此,比如第1个8位计算得到的和就需要缓存7次,第2个8位计算得到的和就需要缓存6次,以此类推。同时,还要将未进行计算的加数进行缓存,比如[63:56]这个8位就需要缓存7次,[55:48] 这个8位就需要缓存6次。 第1个时钟周期:计算第1个8位的和,并加上前一个的进位位。缓存前面得到的和、未进行计算的加数 第2个时钟周期:计算第2个8位的和,并加上前一个的进位位。缓存前面得到的和、未进行计算的加数 第3个时钟周期:计算第3个8位的和,并加上前一个的进位位。缓存前面得到的和、未进行计算的加数

2024-04-15

采用VHDL硬件描述语言,基于FPGA平台实现FIR数字滤波器

设计的滤波器的采样频率为100K,截至频率为20K。 通过一个DDS产生两个正弦波,一个为1K的正弦波幅值较大,另一个为21K的正弦波幅值较小,然后将幅值较小的正弦波叠加到幅值较大的正弦波上。这样就产生含有高次谐波的正弦波,最后就是将该正弦波(其实都已经失真了)送往两个FIR滤波器中进行处理。 FIR7阶滤波器的采样频率为100K,截至频率为20K,通过Matlab软件导出需要的滤波器系数:0.009、0.048、0.164、0.279、0.279、0.164、0.048、0.009。因为该滤波器为线性相位滤波器,并且为偶对称滤波器。 FIR20阶滤波器的采样频率为100K,截至频率为20K,通过Matlab软件导出需要的滤波器系数: -0.0000、-0.0021、-0.0063、-0.0116、-0.0124、0.0000、0.0318、0.0814、0.1375、0.1821 0.1992、0.1821、0.1375、0.0814、0.0318、0.0000、-0.0124、-0.0116、-0.0063、-0.0021、-0.0000。因为该滤波器为线性相位滤波器,并且为

2024-04-07

基于VHDL硬件描述语言使用FPGA实现交通信号灯系统

1.模拟十字路口交通信号灯的工作过程,利用交通信号灯上的两组红,黄,绿LED发光二极管作为交通信号灯,设计一个交通信号灯控制器。 2.模拟两条公路,一条交通主干道,一条交通支干道,在主干道和支干道的交叉路口上设置红,绿,蓝灯进行交通管理。 3.应用VHDL硬件描述语言编写程序; 4.利用软件仿真出结果; 十字路口交通灯控制系统设计 任务和要求:该数字系统完成对十字路口交通信号灯的控制,十字路口由一条东西方向的主干道(简称A道)和南北方向的支干道(简称B道)构成。 十字路口交通灯控制规则为: (1) 初始状态为4 个方向的红灯全亮,时间1s。 (2) 东西方向绿灯亮,南北方向红灯亮。东西方向通车,时间30s。 (3) 东西方向黄灯亮,南北方向红灯亮,时间5s。 (4) 东西方向红灯亮,南北方向绿灯亮。南北方向通车,时间20s。 (5) 东西方向红灯亮,南,北方向黄灯亮,时间5s。 (6) 返回(2),继续运行。 (7) 如果发生紧急事件,例如救护车,警车通过,则按下单脉冲按钮,使得东,南,西,北四个方向红灯亮。紧急事件结束后,松开单脉冲按钮,将恢复到被打断的状态继续运行。

2024-04-07

基于FPGA采用VHDL语言进行的出租车计费系统设计与实现

利用FPGA来实现出租车计费器,使用FPGA来开发数字电路,可以大大缩短设计时间,减少PCB面积,提高系统的可靠性。利用VHDL语言设计出来的出租车计费器系统将实现计程模块、计时模块以及动态扫描模块等设计方法与技巧。计程模块将用计数器来完成,计数器对脉冲数计数,然后提供给程序数据。通过不同的信号,然后用比较器可以让我们确定出租车是在车行计程还是车停计时。再将数据传输到计费模块,通过多种条件判定,最后确定输出值,然后相加确定最后的费用,并显示出来。 首先按下启动按键,表示出租车进入启动开启状态,此时,可以按下里程按键,每按一次,里程显示会自动加一公里,同时,费用也会自动增加。在按下按键的时候,按键消抖模块会对输入的按键信号进行消抖处理,防止多次触发。当按下等待延时按键时,等待延时模块会开始计时,计时的分频率为一分钟,每等待一分钟,会显示在数码上,费用也会增加一元,处于等待延时状态时,再按下等待延时按键,会退出等待延时状态。 自动计费模块会按照不同的计费标准自动调节计费。自动计费模块将从计时模块和计程模块中读取数据,自动进行计费。数码管显示模块实时将费用、里程、等待的时间显示在数码管上,具

2024-04-06

模拟集成电路,找工作,各司及机构的笔面试真题,常见知识点及易错问题总结

模拟集成电路,找工作,各司及机构的笔面试真题,常见知识点及易错问题总结。 适用于:模拟IC应届生,研究生,校招找工作。 模拟集成电路方向 有笔面试真题,各机构题库,简历模板,模拟考题,自我介绍。 有常见的知识点汇总,易错题汇总。校招经验分享,拉扎维,格雷、艾伦,桑森知识点浓缩总结。电路分析计算。 量大管饱

2023-12-23

VerilogHDL FPGA 多功能电子时钟,报告+代码

数字时钟是采用数字电路技术实现时、分、秒计时显示的装置,可以用数字同时显示时,分,秒的精确时间并实现准确校时,具备体积小、重量轻、抗干扰能力强、对环境要求高、高精确性、容易等特性。与传统表盘式机械时钟相比,数字时钟具有更高的准确性和直观性,由于没有机械装置,其使用寿命更长。本设计在FPGA开发环境下,以QuartusII软件作为系统设计平台,采用Verilog HDL语言,运用自上而下的编程方案,基于Altera公司Cyclone V系列5CSEMA5F31C6N芯片,在DE1-SOC开发板上下载实现。 本次设计要实现的基本功能有: (1)实现数字时钟基本功能,以24小时制显示时、分、秒; (2)有整点报时功能,可手动开关; (3)具有与时间校准功能,能够分别对时、分、秒进行单独校时,校准的时候时钟不工作; (4)具有闹钟功能,输入预设的时间,当时钟到达时,LED闪烁表示闹钟开启,并且能够手动开启和关闭闹钟; (5)具有秒表功能,具有暂停、开始和清零功能。

2023-12-23

空空如也

TA创建的收藏夹 TA关注的收藏夹

TA关注的人

提示
确定要删除当前文章?
取消 删除