用74LS73设计四位二进制加法计数器和8421BCD加法计数器

1、4位异步二进制加法计数器的设计:

 (1)用2片74LS73实现该电路,由CP端输入单脉冲,设计并画出4位异步二进制加法计数器电路图。

 (2)由CP端输入单脉冲,测试并记录Q1~Q4端状态及波形。

四位二进制加法计数器状态迁移表如下:

Q4n

Q3n

Q2n

Q1n

Q4n+1

Q3n+1

Q2n+1

Q1n+1

0

0

0

0

0

0

0

1

0

0

0

1

0

0

1

0

0

0

1

0

0

0

1

1

0

0

1

1

0

1

0

0

0

1

0

0

0

1

0

1

0

1

0

1

0

1

1

0

0

1

1

0

0

1

1

1

0

1

1

1

1

0

0

0

1

0

0

0

1

0

0

1

1

0

0

1

1

0

1

0

1

0

1

0

1

0

1

1

1

0

1

1

1

1

0

0

1

1

0

0

1

1

0

1

1

1

0

1

1

1

1

0

1

1

1

0

1

1

1

1

1

1

1

1

0

0

0

0

根据该表可设计电路:(以下是本人的设计图,可以参考)

将Q1~Q4接入四通道示波器,可以得到以下结果:

如果该结果与理论结果相同,可认为设计成功。

2、异步二-十进制加法计数器的设计:

(1)设计并画出4位异步8421BCD加法计数器的电路图。

(2)用2片74LS73实现该电路,由CP端输入单脉冲,测试并记录Q1~Q4端状态及波形。

四位8421BCD码加法计数器状态迁移表如下:

Q4n

Q3n

Q2n

Q1n

Q4n+1

Q3n+1

Q2n+1

Q1n+1

0

0

0

0

0

0

0

1

0

0

0

1

0

0

1

0

0

0

1

0

0

0

1

1

0

0

1

1

0

1

0

0

0

1

0

0

0

1

0

1

0

1

0

1

0

1

1

0

0

1

1

0

0

1

1

1

0

1

1

1

1

0

0

0

1

0

0

0

1

0

0

1

1

0

0

1

0

0

0

0

1

0

1

0

X

X

X

X

1

0

1

1

X

X

X

X

1

1

0

0

X

X

X

X

1

1

0

1

X

X

X

X

1

1

1

0

X

X

X

X

1

1

1

1

X

X

X

X

参考电路图如下:

将Q1~Q4接入四通道示波器有以下结果:

以上是本人个人实验结果,如有错误欢迎指正

  • 9
    点赞
  • 67
    收藏
    觉得还不错? 一键收藏
  • 打赏
    打赏
  • 1
    评论
评论 1
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包

打赏作者

叶之蓁蓁

你的鼓励将是我创作的最大动力

¥1 ¥2 ¥4 ¥6 ¥10 ¥20
扫码支付:¥1
获取中
扫码支付

您的余额不足,请更换扫码支付或充值

打赏作者

实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值