【芯片设计- RTL 数字逻辑设计入门 16 -- verilog CRC-8 实现】


请阅读【芯片设计 RTL 数字逻辑设计扫盲 】


CRC 校验

CRC校验(Cyclic Redundancy Check)是一种用于检测数据传输或存储后是否出现错误的技术。其核心思想是通过发送方和接收方都遵循同一算法生成一个数据块的校验码,然后接收方将其与接收到的数据的校验码进行比较。如果两者一致,那么数据很可能是完整和未受损的;如果不同,那么数据在传输或存储过程中可能发生了错误。

简单通俗的介绍
假设你有一本书,你想检查这本书是否完整,没有丢失任何页面。CRC校验就像是你在书的每一页上都做一个特殊的标记,然后计算所有这些标记的总和。你告诉接收者(比如你的朋友)也按照同样的方法来做。你的朋友收到书后,也按照相同的方法做标记并计算总和。然后,他将他的总和与你的总和进行比较。如果两者相同,那么书很可能是完整的;如果不同,那么书可能在传输过程中丢失了一些页面。

verilog and testbench

  • 8
    点赞
  • 10
    收藏
    觉得还不错? 一键收藏
  • 打赏
    打赏
  • 0
    评论
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包

打赏作者

主公讲 ARM

你的鼓励将是我创作的最大动力

¥1 ¥2 ¥4 ¥6 ¥10 ¥20
扫码支付:¥1
获取中
扫码支付

您的余额不足,请更换扫码支付或充值

打赏作者

实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值