提出问题:
为什么ASIC的频率可以达到GHz,而FPGA只能达到几百MHz?
为什么实现同样的电路,ASIC 频率总是比 FPGA 要高?
简单来看这是FPGA在要求“可重构”的特性时对速度做出的妥协。
基础知识补充:
FPGA
FPGA为了满足可重构的特性,被设计成了一个岛状的逻辑块矩阵电路,每个逻辑块里又有很多个相同的子逻辑块,每个子逻辑块中有要实现任意电路的各种元素,比如LUT(逻辑查找表),用于组合逻辑的构成,和FF(flip-flop,即触发器)用于时序电路的构成。
逻辑块之间是布线管道,其中有各种固定长短的线(segment)和连接这些线的开关(switch)们。
ASIC
一块ASIC电路要实现一个逻辑电路,只需按照你的电路设计图纸按原样把电路刻在芯片上,里面加法器就是我们在数电课本中看到的加法器,乘法器就是所熟知的乘法器,导线也是熟悉的不能再熟悉的没有中断的一根金属线而已。