阅读有感——Verilog对数据进行四舍五入(round)与饱和(saturation)截位

思考1:FPGA中只能定义定点数吗?

首先,我没有搞清楚定点数与浮点数的定义。定点数就是小数位固定不变的数叫做定点数,也就是小数点是定在某个位置不变的数。

结论:FPGA中的信号可以是定点型也可以是浮点型,这只是一种数据表示形式,各有优缺点。

(1)浮点数的优势

  • 更宽的动态范围。
  • 可缩短复杂算法的开发周期:采用浮点数由于其较宽的动态范围可以满足绝大多数场合的需求,较少碰到溢出的问题,因此在复杂算法开发中可以省去处理溢出问题的这些时间。
  • 统一的标准数据格式:采用定点数运算时,为满足动态范围或精度要求,算法中的某些操作需要增加字长,某些操作需要减少字长,从而使得定点数的格式根据需求而变化,就会出现一个设计中有不同的定点数格式。而浮点数采用了单精度或双精度,这也增强了代码的复用性,降低了算法建模的复杂度。

(2)定点数的优势

  • 消耗资源相对较小,并且计算速度相对浮点数更快。

从应用场合来看,很多场合采用定点数即可满足系统性能需求,但有些场合对精度要求很高,如雷达成像、医学成像、高性能计算等需要采用浮点数。

思考2:定点数只能表示整数,浮点数只能表示小数?

首先,我没有搞清楚定点数与浮点数的定义。所以这个问题本身就有问题。定点数就是小数位固定不变的数叫做定点数,也就是小数点是定在某个位置不变的数。

所以,定点数可以表

  • 1
    点赞
  • 5
    收藏
    觉得还不错? 一键收藏
  • 1
    评论

“相关推荐”对你有帮助么?

  • 非常没帮助
  • 没帮助
  • 一般
  • 有帮助
  • 非常有帮助
提交
评论 1
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值