高精度SAR ADC关键技术研究——王煜楠(1)

  本文基于《高精度模数转换器的关键性技术研究》——王煜楠,撰写阅读笔记。

一、设计内容

提出了一款 16 位 1MSPS采样率的 SAR ADC,主要工作包括:

  1. 电容阵列 DAC 设计与校准:研究分段电容式 DAC 和冗余技术,设计高精度全差分电容 DAC 阵列,并使用电容重组算法和 LMS 算法进行校准,显著提升了 ADC 的信噪比、无杂散动态范围和有效位数。
  2. 高精度比较器设计:结合前置预放大器和动态比较器,设计低噪声比较器,并通过输出失调存储技术进行校准,满足 16 位精度要求。
  3. 整体电路设计与仿真:在 Virtuoso 软件中使用 CMOS 180 nm 工艺库搭建电路并进行仿真,结果表明该 ADC 在不同工艺角和温度下均能保持较高的信噪比和无杂散动态范围。

本文设计的电容阵列整体分为两段,具体结构如图:

 

评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值