本文基于《高精度模数转换器的关键性技术研究》——王煜楠,撰写阅读笔记。
一、设计内容
提出了一款 16 位 1MSPS采样率的 SAR ADC,主要工作包括:
- 电容阵列 DAC 设计与校准:研究分段电容式 DAC 和冗余技术,设计高精度全差分电容 DAC 阵列,并使用电容重组算法和 LMS 算法进行校准,显著提升了 ADC 的信噪比、无杂散动态范围和有效位数。
- 高精度比较器设计:结合前置预放大器和动态比较器,设计低噪声比较器,并通过输出失调存储技术进行校准,满足 16 位精度要求。
- 整体电路设计与仿真:在 Virtuoso 软件中使用 CMOS 180 nm 工艺库搭建电路并进行仿真,结果表明该 ADC 在不同工艺角和温度下均能保持较高的信噪比和无杂散动态范围。
本文设计的电容阵列整体分为两段,具体结构如图: