PCB信号完整性分析--干货!(电子工程专辑微信公众号)

2016-05-14 电子工程专辑

http://mp.weixin.qq.com/s?timestamp=1463301581&src=3&ver=1&signature=Kqrc177hW9l2zJKHO5mDw0z9mZohUUg-zjxQrHqtQXB4OEoB1XSx-cIa-KjrgeZa-apGnewz1qZMQvU5xDhuSOrHr3w-FiPOoZboeMS-5L*uLSiK18g5RWTwm8E1Vj*7BilINTq*LPBzYLzW2g*W09kR60r3bA0gLsAAw9QBw-Q=


电子设备的组装设计就必须考虑信号完整性的设计与实现问题,在模拟电路中,由于采用的是单频或窄频带信号,实现电路功能最关心的是信噪比,通常不需要讨论信号波形和波形畸变。但是,在数字电路中实现电路功能的方式发生了根本性的变化:采用的信号为周期脉冲,工作的方式是突发性的,逻辑关系成为核心,需要严格保证时间间隔和时序关系。于是,就提出了保证信号完整性的设计要求。

一般可以认为信号完整性应该包括如下几点含义:信号的波形畸变应该控制在一定的范围之内,信号流的时序图能满足逻辑要求,在突发状态下信号的产生与传输过程平稳。信号完整性的破坏主要来源于两个原因,首先是由于外界干扰,特别是传导通道的干扰包括传输通道阻抗失配造成的反射影响,破坏了原来的波形;其次,数字信号在传播时会自然地发生频谱分散效应,改变了原来的波形。

当时钟频率比较高时,例如时钟达到10MHz以上或脉冲的边沿时间达到1ns以下时,我们会发现将信号传输到预想的地方并不很容易,有许多因素会影响信号完整性问题,其中包括抖动、延迟、地电位弹跳、反射、串扰、开关噪声、电源失配、衰减、脉冲展宽、时序混乱等问题。

信号完整性问题总是要涉及信号的整个过程,因此,信号完整性保证需要整个信号工作的物理环境来实现。为此,有必要建立信号完整性系统模型。信号完整性系统模型应该包括完整信号源、信号的物理协调通道、信号完整接收三个部分。

 

三个部分主要内容如下:


(1)
完整信号源:保证产生信号的完整性。其中包括电源保证、噪声的滤除、地电位、共模消除、输出阻抗保证等内容。

(2)
信号的物理协调通道:保障信号在传输中不发生改变。其中包括:串音、延时、通道陷落、反射和谐振、带宽、衰减、阻抗控制、电路链接等等。

(3)信号完整接收:保证无失真地高效率地接收。其中包括:输入阻抗匹配、接地处理、多端网络互阻抗、退耦电容、滤波电容、输入网络信号分配和信号保护等问题。信号完整性系统模型可以示意地画成下图的形式。

         图1,信号完整性系统模型

当对产品进行信号完整性(SI)分析或设计时,以下是主要考虑的几个方面:

1)
频率:信号涉及的频谱范围?实现电路功能对信号频谱的要求?

2)
幅度:信号的能量水平和强度要求如何,所需要保证的功率有多大?

3)
时间:信号是连续的(周期信号),或者只在一定的周期中发生和工作(例如,磁盘的写周期或网络的突发传输阶段)?

4)
阻抗:信号源输出、传输通道和接收单元的阻抗都是多少?传输过程的阻抗不连续性?

5)
串扰:发射设备的干扰?射频电流经结构进入电路的情况,结构尺寸等于波长的显著主部或“上升时间”的主部尺寸,分布参数(电容、电感、连接阻抗)形成的新通道?

6)
逻辑和传输延迟:时序要求?通道延迟?频率迁移效应?容性负载的处理?

1、反射噪声

信号反射噪声的形成:反射就是在传输线上的回波,信号功率的一部分经传输线传给了负载,另一部分则向源端反射,反射是造成上冲、下冲和振铃的直接原因,是高速电路中最常见的信号完整性问题。在高速PCB设计中,可以把导线等效为传输线,而不是集中参数电路中的导线,通过考察其在不同频率下的阻抗,来研究其传输效应。图1是传输线模型,传输线上的阻抗不连续会导致信号反射,传输线上反射信号的大小取决于传输线阻抗Z0与负载阻抗ZL的差别。反射信号与原信号的比值,称为反射系数KR,其值为:KR=ZL-Z0/(ZL+Z0)R0=ZL=Z0时,KR=0,不会发生反射;KR=1,-1时,负载开路或短路,信号全部发射回去。在高速数字系统中,减小和消除反射的方法是根据传输线的特性阻抗在其发送端或接收端进行终端阻抗匹配,从而使反射系数为零。端接方法有并联端接和串联端接两种。


              图2 传输线模型
多网络间的串扰问题: 串扰是信号线之间不希望有的耦合, 分容性串扰和感性串扰两种。 容性串扰就是信号线间的容性耦合,当信号线在一定程度上靠得比较近时就会发生容性耦合,引发耦合电流从而导致电磁干扰。在PCB上布两条靠近的走线,很容易产生耦合电容,由于这种耦合电容的存在,在一条走线上的快速电压变化会在另一条走线上产生电流信号,即耦合电流。耦合电容的大小:C=W*L*εe*εr/d,当d越小C越大,大多数耦合电容是靠近放置两条平行走线引起的,走线距离越近耦合电容越大,引发的容性串扰越严重。

对高速PCB进行布线时,如果布线空间较小或布线密度较大时,串扰问题就非常严重,它造成的电磁干扰严重影响电路的信号。为了减少串扰,布线时可以采用以下措施:对串扰敏感的信号线进行适当的端接,通过阻抗匹配减少耦合电容从而减少串扰;

尽量增大平行走线的信号线之间的距离以减小容性串扰;在串扰较严重的两条平行走线的信号线之间插入一条地线可以减小容性串扰,但是这根地线需要每隔1/4波长加一个过孔接到地层;减少两根或多根信号线的平行长度,必要时对平行长度很长的信号线,采用jog的布线方式,对不同速率的信号设置不同的布线层,并合理设置平面层;对于微带传输线和带状传输线,将走线高度限制在高于地线平面10mils1 mils = 0.00254 cm)以内;尽量减少环路的数量,避免产生人为的环路并尽量减小环路的面积,这样就减少了辐射源和易感应电路,从而有效地消除感性串扰。

                            图3 减少串扰的jog走线方式

2、印制线拐角特性阻抗突变的理论分析

传输线上传输高速电信号时,就会有电磁波沿传输线进行传播。PCB印制线传输高频信号与传送直流或低频信号有很大的不同。在PCB上布线时,一般采用微带线或带状线技术,因此PCB印制线工作于高频也就是微带线或带状线。我们以微带线作为印刷电路板上的传输线,进行理论和仿真分析。

PCB印制线经过拐角时,印制线宽度的变化是最大的,印制线的特性阻抗变化也是最大。由于印制线在经过拐角时宽度变宽,所以走线与参考层之间的电容增大,走线的特性阻抗减小。因此,印制线拐角处存在特性阻抗不连续性,从而导致印制线上信号的反射,影响信号完整性不同几何形状拐角的反射和传输特性比较:常见PCB印制线拐角的几何形状:直角拐角、圆拐角、内外45度斜切拐角、45度外斜切拐角

上图表明在所示频率范围,不同几何形状印制线拐角的反射和传输特性各异。传输特性呈现优良的次序依次为:直角<圆角<内外45度斜切<45度外斜切,印制线拐角最佳几何结构为直角弯曲45度外斜切。小于2GH的频率范围,印制线拐角几何结构对信号传输特性几乎没有影响,随着频率的提高,其影响显著增强,特别是直角拐角。建议印制线拐角采用直角弯曲45度外斜切的几何结构,其自身对信号完整性的影响较小。

3、电源噪声

电源的稳定性和信号的完整性二者是密切关联的,很多情况下影响信号畸变的主要原因是电源的供电系统

电源噪声的滤出:由于不论采用何种电源分配方案,系统中的PCB的分层、电源板层平面的形状、元器件的布局、过孔和管脚的分布等都会影响电源与地之间的阻抗从而产生严重的噪声,造成信号畸变。为了减少电源与地之间的阻抗,最合适的一个方法是在电源和地之间放置一定数量的去耦电容,增加额外的滤波,减少电源供电系统阻抗。这样既能使电路板本身特有的谐振可以被抑制掉,从而减少噪声的产生,又能降低电路板边缘辐射以缓解电磁兼容问题。

图7 去耦电容的放置

电路工作频率范围在几百兆赫兹时,PCB上放置分立的去耦电容在控制电源供电系统阻抗时起到很好的作用。但频率再高时,每个分立去耦电容的寄生电感以及板层和过孔的环路电感将会极大地降低去耦效果,因此仅仅通过PCB上放置分立的去耦电容是无法进一步降低电源供电系统的阻抗的。为了使电源系统在高频情况下也能保持低阻抗,芯片及集成电路封装结构子系统都要设置去耦电容。芯片上的电源栅格由交替放置的几层金属层构成,因此电源栅格之间形成了去耦电容。另外在芯片的内核电源供电部分集成人量的去耦单元。在集成电路封装结构的上表面安装去耦电容。这样当频率范围从几百兆赫兹到吉赫兹时,封装结构的电源供电系统的板间电容、封装结构上放置的分立去耦电容、芯片内电源栅格之间的电容以及芯片内的去耦电容将起到很好的去耦作用。电源系统的各部分去耦电容分别在不同的频率范围内作出响应,因此通过对芯片.封装.电路板的电源供电系统进行优化设计,充分发挥各部分的滤波作用,就能有效地达到滤出电源噪声的目的。

电源供电系统的布线规则:为了保证PCB的电源供电系统能为系统提供稳定可靠的电源,除了在电路中放置去耦电容外,在电源的布线方面也有严格的要求。电源布线的一般规则如下:

1)线路板中的电源线和地线的设计尤为重要。根据不同的电路板流过电流的大小,尽量加大电源线的宽度,这样既可以减小环路电阻,又能降低耦合噪声:地线应短而粗,如果地线是很细的导线,接地电位就会随电流的变化而变化,使抗噪性能降低。可以用大面积铜层作地线用,或做成多层板,电源与地线各占用一层;为了减少阻抗,电源和地的管脚要就近打过孔,过孔和管脚之间的引线应短而粗;为了减少信号环路面积,要使电源总线靠近信号线,并且尽量不要走长的电源连线:避免分开的电源在不同的层之间重叠,如果电源层交叠,电路就会有交叠的可能,会损害电路的分离性,使得噪声很容易通过寄生电容耦合过去。

2)高速模拟器件一般对数字噪声很敏感,因此模拟电路与数字电路的供电电源要分开。但有些器件,其信号跨越模拟和数字两部分,这时可在信号跨越处放置一条回路以减小环路面积。

(3)
尽量将高速和高功耗的器件放置在一起,这样可减少电源电压瞬时的过冲。

(4)
有些器件对干扰特别敏感,如锁相环电路,因此需要对敏感器件进行隔离。隔离方法是在电源层上刻蚀一个U形隔离槽,将敏感器件置于其中,这样,外部噪声只能沿着U形槽走,避免靠近敏感器件。

(5)
为了提高电路的抗干扰能力,要对电路中的单片机使用电源监控。对单片机闲置的IO口,要接地或接电源,不要悬空。

总之,在PCB的设计中,需要把元器件的布局、布线及每种情况下应采用的何种信号完整性问题的解决方法综合起来,才能更好地解决PCB板的信号完整性问题。

 

  • 0
    点赞
  • 12
    收藏
    觉得还不错? 一键收藏
  • 2
    评论
编辑推荐 本书全面论述了信号完整性问题,它以入门式的切入方式,使得读者很容易认识到物理互连影响电气性能的实质,从而可以尽快掌握信号完整性设计技术。本书作者从实践的角度指出了造成信号完整性问题的根源,特别给出了在设计前期阶段的问题解决方案。 本书的主要内容 ·信号完整性和物理设计概论 ·带宽、电感和特性阻抗的实质含义 ·电阻、电容、电感和阻抗的相关分析 ·解决信号完整性问题的四个实用技术手段:经验法则、解析近似、数值模拟、实际测量 ·物理互连设计对信号完整性的影响 ·数学推导背后隐藏的解决方案 ·改进信号完整性推荐的设计准则 通常,大多数同类书籍都会花费大量的篇幅进行严格的理论推导和数学描述,而本书则更强调直观理解、实用工具和工程实践。 内容简介 本书全面论述了信号完整性问题。主要讲述了信号完整性和物理设计概论,带宽、电感和特性阻抗的实质含义,电阻、电容、电感和阻抗的相关分析,解决信号完整性问题的四个实用技术手段,物理互连设计对信号完整性的影响,数学推导背后隐藏的解决方案,以及改进信号完整性推荐的设计准则等。该书与其他大多数同类书籍相比更强调直观理解、实用工具和工程实践。它以入门式的切入方式,使得读者很容易认识到物理互连影响电气性能的实质,从而可以尽快掌握信号完整性设计技术。本书作者以实践专家的视角提出了造成信号完整性问题的根源,特别给出了在设计前期阶段的问题解决方案。这是面向电子工业界的设计工程师和产品负责人的一本具有实用价值的参考书,其目的在于帮助他们在信号完整性问题出现之前能提前发现并及早加以解决,同时也可作为相关专业本科生及研究生的教学指导用书。 作者简介 Eric Bogatin,于1976年获麻省理工大学物理学士学位,并于1980年获亚利桑那大学物理硕士和博士学位。目前是GigaTest实验室的首席技术主管。多年来,他在信号完整性领域,包括基本原理、测量技术和分析工具等方面举办过许多短期课程,培训过4000多工程师,在信号完整性、互连设计、封装技术等领域已经发表了100多篇技术论文、专栏文章和专著。 译者简介: 李玉山,现为西安电子科技大学教授、国家重点学科“电路与系统”博士生导师、国家电工电子教学基地副主任、电路CAD研究所所长、全国通信ASIC委员会委员及国家IC设计西安基地专家委员。曾于1986年和1999年分别赴美国迈阿密大学和北卡罗来纳州立大学合作研究机器视觉和VLSI设计。 目录 第1章 信号完整性分析概论 1.1 信号完整性的含义 1.2 单一网络的信号质量 1.3 串扰 1.4 轨道塌陷噪声 1.5 电磁干扰 1.6 信号完整性的两个重要推论 1.7 电子产品的趋势 1.8 新设计方法学的必要性 1.9 一种新的产品设计方法学 1.10 仿真 1.11 模型和建模 1.12 通过计算创建电路模型 1.13 三种测量技术 1.14 测量的作用 1.15 小结 第2章 时域与频域 2.1 时域 2.2 频域中的正弦波 2.3 频域中解决问题的捷径 2.4 正弦波特征 2.5 傅里叶变换 2.6 重复信号的频谱 2.7 理想方波的频谱 2.8 从频域到时域 2.9 带宽对上升时间的影响 2.10 带宽及上升时间 2.11 “有效的”含义 2.12 实际信号的带宽 2.13 带宽和时钟频率 2.14 测量的带宽 2.15 模型的带宽 2.16 互连线的带宽 2.17 小结 第3章 阻抗和电气模型 3.1 用阻抗描述信号完整性 3.2 阻抗的含义 3.3 实际和理想的电路元件 3.4 时域中理想电阻的阻抗 3.5 时域中理想电容的阻抗 3.6 时域中理想电感的阻抗 3.7 频域中的阻抗 3.8 等效电气电路模型 3.9 电路理论和SPICE 3.10 建模简介 3.11 小结 第4章 电阻的物理基础 4.1 将物理设计转化为电气性能 4.2 互连线电阻的最佳近似 4.3 体电阻率 4.4 单位长度电阻 4.5 方块电阻 4.6 小结 第5章 电容的物理基础 5.1 电容中的电流流动 5.2 球面电容 5.3 平行板近似 5.4 介电常数 5.5 电源、地平面和去耦电容 5.6 单位长度电容 5.7 二维场求解器 5.8 有效介电常数 5.9 小结 第6章 电感的物理基础 6.1 电感的含义 6.2 电感定律之一:电流周围将形成闭合磁力线圈 6.3 电感定律之二:电感是导体上流过单位安培电流时,导体周围磁力线圈的韦伯值 6.4 自感和互感 6.5 电感定律之三:当导体周围的磁力线圈匝数变化时,导体两端将产生感应电压 6.6 局部电感 6.7 有效电感、总电感或净电感及地弹 6.8 回路自感和回路互感 6.9 电源分布系统和回路电感 6.10 单位面积的回路电感 6.11 平面和过孔接触孔的回路电感 6.12 具有出砂孔区域的平面回路电感 …… 第7章 传输线的物理基础 第8章 传输线与反射 第9章 有损线、上升边退化和材料特性 第10章 传输线的串扰 第11章 差分对与差分阻抗 附录A 100条使信号完整性问题最小化的通用设计原则 附录B 100条估计信号完整性效应的经验法则 附录C 参考文献 附录D 术语表
评论 2
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值