PCB信号完整性及EMC整改措施

一、PCB走线与信号完整性的关系
信号完整性(SI)是指信号在信号线上的质量,即信号在电路中以正确的时序和电压做出响应的能力。如果电路中信号能够以要求的时序、持续时间、电压幅度到达接收器,则可确定该电路具有较好的信号完整性。
影响信号完整性问题主要包括信号的反射、串扰、信号延时以及时序错误。

1.反射:信号在传输线上传输时,当高速PCB上传输线的特征阻抗与信号的源端阻抗或者负载阻抗不匹配时,信号会发生反射,使波形出现过冲、下冲,因此导致振铃现象。
2.串扰:串扰是指当信号在传输线上传输时,因电磁能量通过互容和互感耦合对相邻的传输线产生的不期望的噪声干扰,它是由不同结构引起的电磁场在同一区域中的相互作用而产生的。互容引发耦合电流,称为容性串扰;互感引发耦合电压,称为感性串扰。
3.信号延时和时序问题:信号在PCB导线中以有限的速度传输,信号从驱动端到达接收端期间存在一个传输延迟。过多的信号延迟或者信号延迟不匹配可能导致时序错误和逻辑器件功能的混乱。
确保信号完整性的PCB设计方法,就是避免出现反射,串扰,信号延迟和时序错误。

建议:
1.保证重要信号阻抗连续性,串联匹配电阻位置放置正确;终端匹配电阻线段尽量短;铜厚均匀;线宽连续;介质相同;
2.最小化平行布线的走线长度;
3.避免出现STUB以及走线过长;
4.缩短信号走线到参考平面的距离,重要信号线优先参考地平面;

评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包

打赏作者

流年過客

你的鼓励将是我创作的最大动力

¥1 ¥2 ¥4 ¥6 ¥10 ¥20
扫码支付:¥1
获取中
扫码支付

您的余额不足,请更换扫码支付或充值

打赏作者

实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值