ultrascale+mpsoc系列的ZYNQ中DDR4参数设置说明

标题1 概述

本文用于讲诉ultrascale+mpsoc系列中的ZYNQ的DDR4的参数设置与实际硬件中的DDR选型之间的关系,为FPGA设计人员探明道路。

标题2 讲述平台

逻辑选型平台如下图所示:
在这里插入图片描述

硬件设计上的PS端的DDR情况:2片型号为MT40A512M16-062的DDR4,组成位宽为32bit的整体存储空间。

标题3 ZYNQ的DDR设置界面参数

在这里插入图片描述

标题4 DDR参数界面说明如下

1) 1为DDR的时钟速率,数据速率为2倍,比如这里1200MHZ,速率为2400MHZ;
2) 2为Effective DRAM bus Width:实际有效DRAM的总线位宽,即DDR的总的数据位宽,本例程是32(每片DDR有16bit,2片总共32bit);
3) 3为速率限制根据实际需求设置,本例程选择2400;
4) 4~10是根据3的选择对应DDR手册设置,如下图所示:
在这里插入图片描述

5) 12为一片DDR的数据位宽,本例程使用的为16;
6) 13为一片DDR的存储大小,本例程使用的DDR是MT40A256M16,因此一片DDR的存储大小为512M*16bit=8192Mbit;
7) 14与15是对应的手册填写,如下图所示,本例程分别为1,15;
在这里插入图片描述

8) 11通常设置为0,说明如下图所示;
在这里插入图片描述

9) 红框里的DDR size为最终设置的DDR的存储空间大小,得出依据为:
(Effective DRAM Bus Width/DRAM IC BUS Width(per die))*DRAM Device Capacity(pei die) = (1/12)*13 (图上的序号)=(32bit/16bit)*8192Mbit=16384Mbit=2048MByte=2GByte;

  • 6
    点赞
  • 19
    收藏
    觉得还不错? 一键收藏
  • 打赏
    打赏
  • 0
    评论
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包

打赏作者

风中月隐

你的鼓励将是我创作的最大动力

¥1 ¥2 ¥4 ¥6 ¥10 ¥20
扫码支付:¥1
获取中
扫码支付

您的余额不足,请更换扫码支付或充值

打赏作者

实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值