xilinx7中管脚mrcc和srcc_Xilinx 7系列FPGA架构之SelectIO结构(二)

本文详细介绍了Xilinx 7系列FPGA中SelectIO支持的I/O电压标准,包括LVTTL的单向和双向端接、LVCMOS的多种标准以及TMDS和LVDS/LVDS_25的高速差分传输。各标准的适用I/O bank类型、端接匹配电路和编程属性进行了深入解析。
摘要由CSDN通过智能技术生成

引言:7系列FPGA支持非常宽的I/O电压标准,本文介绍以下典型的I/O电压标准及端接匹配电路:

  • LVTTL I/O标准
  • LVCMOS I/O标准
  • TMDS I/O标准
  • LVDS和LVDS_25 I/O标准

1 .LVTTL(低压TTL)

LVTTL支持的I/O bank类型如图1所示。

935ef01572110bb4ca2cf0159b8c7f7b.png

图1、LVTTL可用的I/O bank类型

LVTTL是一般用于3.3V外设接口中,它使用单端COMS输入缓冲器和推挽输出缓冲器。该标准要求3.3V输出源电压(Vcco),但是不要求参考电压(VREF)或者端接电压(VTT)。图2显示了单向LVTTL端接技术。

020df0a74cde36b6d77b041e84897a6d.png

图2、LVTTL单向端接方式

在图2所示中,最上面图没有采用端接,直接将输出驱动器连接至接收器,当信号为高速信号时,我们通常将该PCB走线阻抗控制为50欧姆;中间图采用了串行匹配,即在PCB走线上串入电阻Rs,该电阻可以减少信号长距离传输的振铃效应。最下面在接收器侧采用并行端接方式,在传输线末端减少信号反射以保持信号传输的完整性。对于LVTTL电平常见上面两种情况。

图3显示了双向LVTTL I/O端接方式。

01ac91f5c20603f7424c54b39fdd7ca3.png
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值