引言:7系列FPGA支持非常宽的I/O电压标准,本文介绍以下典型的I/O电压标准及端接匹配电路:
- LVTTL I/O标准
- LVCMOS I/O标准
- TMDS I/O标准
- LVDS和LVDS_25 I/O标准
1 .LVTTL(低压TTL)
LVTTL支持的I/O bank类型如图1所示。
LVTTL是一般用于3.3V外设接口中,它使用单端COMS输入缓冲器和推挽输出缓冲器。该标准要求3.3V输出源电压(Vcco),但是不要求参考电压(VREF)或者端接电压(VTT)。图2显示了单向LVTTL端接技术。
在图2所示中,最上面图没有采用端接,直接将输出驱动器连接至接收器,当信号为高速信号时,我们通常将该PCB走线阻抗控制为50欧姆;中间图采用了串行匹配,即在PCB走线上串入电阻Rs,该电阻可以减少信号长距离传输的振铃效应。最下面在接收器侧采用并行端接方式,在传输线末端减少信号反射以保持信号传输的完整性。对于LVTTL电平常见上面两种情况。
图3显示了双向LVTTL I/O端接方式。