PCB设计之重点:PCB推荐叠层及阻抗设计

文章详细介绍了PCB叠层设计原则,如何通过调整层间距和铜箔厚度实现不同阻抗(如40欧姆、50欧姆、差分80欧姆至100欧姆)的单端和差分走线,以减小高速信号传输中的反射,适合电子工程师在实际项目中参考。
摘要由CSDN通过智能技术生成

为了减少在高速信号传输过程中的反射现象,必须在信号源、接收端以及传输线上保持阻抗的匹配。单端信号线的具体阻抗取决于它的线宽尺寸以及与参考平面之间的相对位置。特定阻抗要求的差分对间的线宽/线距则取决于选择的PCB叠层结构。由于最小线宽和最小线距是取决于PCB类型以及成本要求,受此限制,选择的PCB叠层结构必须能实现板上的所有阻抗需求,包括内层和外层、单端和差分线等。


一、PCB叠层设计

层的定义设计原则:

1)主芯片相临层为地平面,提供器件面布线参考平面;

2)所有信号层尽可能与地平面相邻;

3)尽量避免两信号层直接相邻;

4)主电源尽可能与其对应地相邻;

5)原则上应该采用对称结构设计。对称的含义包括:介质层厚度及种类、铜箔厚度、图形分布类型(大铜箔层、线路层)的对称。

PCB的层定义推荐方案:具体的PCB层设置时,要对以上原则进行灵活掌握,根据实际的需求,确定层的排布,切忌生搬硬套。以下给出常见的层排布推荐方案,供参考。在层设置时,若有相邻布线层,可通过增大相邻布线层的间距,来降低层间串扰。对于跨分割的情况,确保关键信号必须有相对完整的参考地平面或提供必要的桥接措施。

例如:RK3588目前使用10层1阶, 10层2阶, 8层通孔等PCB叠层,以下叠层结构做为范例,可以给客户在叠层结构的选择和评估上提供帮助。如果选择其他类型的叠层结构,请根据PCB厂商给出的规格,重新计算阻抗。


二、8层通孔板1.6mm厚度叠层设计

在8层通孔板叠层设计中,顶层信号L1的参考平面为L2,底层信号L8的参考平面为L7。建议层叠为TOP-Gnd-Signal-Power-Gnd-Signal-Gnd-Bottom,基铜厚度建议全部采用 1oZ,厚度为1.6mm,详细的叠层设计如表1-1所示。


29c97cc8cb28489fa1f993d90c6eee3f.jpeg

表1-1  8层通孔板1.6mm厚度叠层设计


三、8层通孔板1.6mm厚度阻抗设计

①外层单端40欧姆阻抗设计:使用华秋DFM工具,选择外层单端阻抗模型,输入对应参数,计算出对应线宽为5.8mil,L1与L8层是对称设计,故L1层与L8层40欧姆单端走线为5.8mil。如图1-1所示。


d18f9b77584cc034a33c14c10ea4c27f.jpeg

图1-1  外层单端40欧姆走线阻抗设计


②外层单端50欧姆阻抗设计:使用华秋DFM工具,选择外层单端阻抗模型,输入对应参数,计算出对应线宽为3.8mil,L1与L8层是对称设计,故L1层与L8层50欧姆单端走线为3.8mil。如图1-2所示。


d5b40c64d21c6be2e3ab2157d2f5220e.jpeg

图1-2 外层单端50欧姆走线阻抗设计


③外层差分80欧姆阻抗设计:使用华秋DFM工具,选择外层单端阻抗模型,输入对应参数,计算出对应线宽/间距为4.3/3.7mil,L1与L8层是对称设计,故L1层与L8层80欧姆差分走线为4.3/3.7mil。如图1-3所示。


7dfb1f63efeb828049910963e362f5ef.jpeg

图1-3 外层差分80欧姆走线阻抗设计


④外层差分85欧姆阻抗设计:使用华秋DFM工具,选择外层单端阻抗模型,输入对应参数,计算出对应线宽/间距为3.9/4.1mil,L1与L8层是对称设计,故L1层与L8层85欧姆差分走线为3.9/4.1mil。如图1-4所示。


12770234f85519313a9e7028ded4a7b7.jpeg

图1-4 外层差分85欧姆走线阻抗设计


⑤外层差分90欧姆阻抗设计:使用华秋DFM工具,选择外层单端阻抗模型,输入对应参数,计算出对应线宽/间距为3.6/4.4mil,L1与L8层是对称设计,故L1层与L8层90欧姆差分走线为3.6/4.4mil。如图1-5所示。


3b04f8cddc44d79da9ab85a1581d2609.jpeg

图1-5 外层差分90欧姆走线阻抗设计


⑥外层差分100欧姆阻抗设计:使用华秋DFM工具,选择外层单端阻抗模型,输入对应参数,计算出对应线宽/间距为3.3/7.7mil,L1与L8层是对称设计,故L1层与L8层100欧姆差分走线为3.3/7.7mil。如图1-6所示。


82d6c912d483448e2780c41ab757e753.jpeg

图1-6 外层差分100欧姆走线阻抗设计


⑦内层单端40欧姆阻抗设计:使用华秋DFM工具,选择外层单端阻抗模型,输入对应参数,计算出对应线宽为6.8mil,L3与L6层是对称设计,故L3层与L6层40欧姆单端走线为6.8mil。如图1-7所示。


0e4a8a80fb2ee97ceff87e0de5d170fb.jpeg

图1-7 内层单端40欧姆走线阻抗设计


⑧内层单端50欧姆阻抗设计:使用华秋DFM工具,选择外层单端阻抗模型,输入对应参数,计算出对应线宽为4.2mil,L3与L6层是对称设计,故L3层与L6层50欧姆单端走线为4.2mil。如图1-8所示。


2c788a0e1609677e574cddf55d806821.jpeg

图1-8 内层单端50欧姆走线阻抗设计


⑨内层差分80欧姆阻抗设计:使用华秋DFM工具,选择外层单端阻抗模型,输入对应参数,计算出对应线宽/间距为4.0/4.0mil,L3与L6层是对称设计,故L3层与L6层80欧姆差分走线为4.0/4.0mil。如图1-9所示。


77ec5e1e36d8c8e06b6674923dc9b5e0.jpeg

图1-9 内层差分80欧姆走线阻抗设计


⑩内层差分85欧姆阻抗设计:使用华秋DFM工具,选择外层单端阻抗模型,输入对应参数,计算出对应线宽/间距为3.6/4.4mil,L3与L6层是对称设计,故L3层与L6层85欧姆差分走线为3.6/4.4mil。如图1-10所示。


d9fb696c193ccfb2f91170e0f0c22610.jpeg

图1-10  内层差分85欧姆走线阻抗设计


⑪内层差分90欧姆阻抗设计:使用华秋DFM工具,选择外层单端阻抗模型,输入对应参数,计算出对应线宽/间距为3.3/4.7mil,L3与L6层是对称设计,故L3层与L6层90欧姆差分走线为3.3/4.7mil。如图1-11所示。


b5417423ad8de28f1c161aa64915c613.jpeg

图1-11  内层差分90欧姆走线阻抗设计


⑫内层差分100欧姆阻抗设计:使用华秋DFM工具,选择外层单端阻抗模型,输入对应参数,计算出对应线宽/间距为3.3/7.7mil,L3与L6层是对称设计,故L3层与L6层100欧姆差分走线为3.3/7.7mil。如图1-12所示。


1d7d272a706aef87223cdf084518359e.jpeg

图1-12 内层差分100欧姆走线阻抗设计


总体阻抗走线线宽如下表1-2所示:


14145b4a5576283587381caec38bebee.jpeg

表1-2 8层1.6mm总体阻抗走线线宽


四、8层通孔板1.2mm厚度叠层设计

在8层通孔板叠层设计中,顶层信号L1的参考平面为L2,底层信号L8的参考平面为L7。建议层叠为TOP-Gnd-Signal-Power-Gnd-Signal-Gnd-Bottom,基铜厚度建议全部采用 1oZ,厚度为1.2mm,详细的叠层设计如表1-3所示。


559ffe6fd7e56d2469e60777a0c6317e.jpeg

表1-3  8层通孔板1.2mm厚度叠层设计


五、8层通孔板1.2mm厚度阻抗设计

按照图1-3所示叠层设计参数,使用华秋DFM软件进行阻抗计算,计算方法与上述8层1.6MM通孔一致,不一一截图,计算出的阻抗线宽线距如表1-4所示。


42739b37076cc0edb6455ab47028a348.jpeg

表1-4  8层通孔板1.2mm厚度阻抗设计


六、8层通孔板1.0mm厚度叠层设计

在8层通孔板叠层设计中,顶层信号L1的参考平面为L2,底层信号L8的参考平面为L7。建议层叠为TOP-Gnd-Signal-Power-Gnd-Signal-Gnd-Bottom,基铜厚度建议全部采用 1oZ,厚度为1.0mm,详细的叠层设计如图表1-5所示。


b53a095ce39eab4d88e283613804bd5a.jpeg

表1-5  8层通孔板1.0mm厚度叠层设计


七、8层通孔板1.0mm厚度阻抗设计

按照表1-5所示叠层设计参数,使用华秋DFM软件进行阻抗计算,计算方法与上述8层1.6MM通孔一致,不一一截图,计算出的阻抗线宽线距如表1-6所示。


85fea1a403c9f2cd6b3bf0296d4df431.jpeg

表1-6 8层通孔板1.0mm厚度阻抗设计


八、10层1阶HDI板1.6mm厚度叠层设计

在10层1阶板叠层设计中,顶层信号L1的参考平面为L2,底层信号L10的参考平面为L9。建议层叠为

TOP-Signal/Gnd-Gnd/Power-Signal-Gnd/Power-Gnd/Power-Gnd/Power-Signal-Gnd-Bottom,其中L1,L2,L9,L10,建议采用1oZ,其它内层采用HoZ。如图1-13所示为1.6mm板厚的参考叠层。


7c38469ad9b9eddea5e2c25325a956b8.jpeg

图1-13  10层1阶HDI板叠层设计


九、10层1阶HDI板1.6mm厚度阻抗设计

按照图1-13所示叠层设计参数,使用华秋dfm软件进行阻抗计算,计算方法与上述8层通孔一致,不一一截图,计算出的单端阻抗线宽线距如图1-14所示,差分阻抗线宽线距如图1-15所示。


c05f3ff788a30231e0ed44066f9097e0.jpeg

图1-15  10层1阶HDI板单端阻抗设计图


4c8dbfad6666fe27d97d9304a251f969.jpeg

图1-16  10层1阶HDI板差分阻抗设计图


十、10层2阶HDI板1.6mm厚度叠层设计

在10层2阶板叠层设计中,顶层信号L1的参考平面为L2,底层信号L10的参考平面为L9。建议层叠为TOP-Gnd-Signal-Gnd-Power-Signal/Pow -Gnd-Signal-Gnd-Bottom,其中L1,L2,L3,L8,L9,L10,建议采用1oZ,其它内层采用HoZ。图1-17为1.6mm板厚的参考叠层。


f26c06f8a3fa9849342b7d14eb503882.jpeg

图1-17  10层2阶HDI板叠层设计


十一、10层2阶HDI板1.6mm厚度阻抗设计

按照图1-17所示叠层设计参数,使用华秋dfm软件进行阻抗计算,计算方法与上述8层通孔一致,不一一截图,计算出的单端阻抗线宽线距如图2-18所示,差分阻抗线宽线距如图1-19所示。


6ab3e79ecde9da441f8091be069af49e.jpeg

图1-18  10层2阶HDI板单端阻抗设计图


9d3b64465b94a8306dc4116ba440e0b1.jpeg

图1-19  10层2阶HDI板差分阻抗设计图


版权声明:本文为凡亿的原创文章,转载请附上原文出处链接及本声明,否则将承担侵权风险。

PCB叠层设计阻抗计算 目录 前言................................................................................................................................................... 4 第一章 阻抗计算工具及常用计算模型 ......................................................................................... 7 1.0 阻抗计算工具 .................................................................................................................... 7 1.1 阻抗计算模型 .................................................................................................................. 7 1.11. 外层单端阻抗计算模型 ......................................................................................... 7 1.12. 外层差分阻抗计算模型 ......................................................................................... 8 1.13. 外层单端阻抗共面计算模型 ................................................................................. 8 1.14. 外层差分阻抗共面计算模型 ................................................................................. 9 1.15. 内层单端阻抗计算模型 ......................................................................................... 9 1.16. 内层差分阻抗计算模型 ....................................................................................... 10 1.17. 内层单端阻抗共面计算模型 ............................................................................... 10 1.18. 内层差分阻抗共面计算模型 ............................................................................... 11 1.19. 嵌入式单端阻抗计算模型 ................................................................................... 11 1.20. 嵌入式单端阻抗共面计算模型 ........................................................................... 12 1.21. 嵌入式差分阻抗计算模型 ................................................................................... 12 1.22. 嵌入式差分阻抗共面计算模型 ........................................................................... 13 第二章 双面板设计 ....................................................................................................................... 14 2.0 双面板常见阻抗设计叠层结构 .................................................................................. 14 第三章 四层板设计 ....................................................................................................................... 17 3.0. 四层板叠层设计方案 ..................................................................................................... 17 3.1. 四层板常见阻抗设计叠层结构 ................................................................................. 18 第四章 六层板设计 ....................................................................................................................... 26 4.0. 六层板叠层设计方案 ..................................................................................................... 26 4.1. 六层板常见阻抗设计叠层结构 ................................................................................. 27 第五章 八层板设计 ....................................................................................................................... 48 5.0. 八层板叠层设计方案 ..................................................................................................... 48 5.1. 八层板常见阻抗设计叠层结构 ................................................................................. 49 第六章 十层板设计 ....................................................................................................................... 68 6.0 十层板叠层设计方案 ...................................................................................................... 68 6.1. 十层常见阻抗设计叠层结构 ..................................................................................... 69 第七章 十二层板设计 ................................................................................................................. 81 7.0 十二层板叠层设计方案 .................................................................................................. 81 7.1 十二层常见阻抗设计叠层结构 .................................................................................. 82
【项目资源】:包含前端、后端、移动开发、操作系统、人工智能、物联网、信息化管理、数据库、硬件开发、大数据、课程资源、音视频、网站开发等各种技术项目的源码。包括STM32、ESP8266、PHP、QT、Linux、iOS、C++、Java、MATLAB、python、web、C#、EDA、proteus、RTOS等项目的源码。 【项目质量】:所有源码都经过严格测试,可以直接运行。功能在确认正常工作后才上传。 【适用人群】:适用于希望学习不同技术领域的小白或进阶学习者。可作为毕设项目、课程设计、大作业、工程实训或初期项目立项。 【附加价值】:项目具有较高的学习借鉴价值,也可直接拿来修改复刻。对于有一定基础或热衷于研究的人来说,可以在这些基础代码上进行修改和扩展,实现其他功能。 【沟通交流】:有任何使用上的问题,欢迎随时与博主沟通,博主会及时解答。鼓励下载和使用,并欢迎大家互相学习,共同进步。【项目资源】:包含前端、后端、移动开发、操作系统、人工智能、物联网、信息化管理、数据库、硬件开发、大数据、课程资源、音视频、网站开发等各种技术项目的源码。包括STM32、ESP8266、PHP、QT、Linux、iOS、C++、Java、MATLAB、python、web、C#、EDA、proteus、RTOS等项目的源码。 【项目质量】:所有源码都经过严格测试,可以直接运行。功能在确认正常工作后才上传。 【适用人群】:适用于希望学习不同技术领域的小白或进阶学习者。可作为毕设项目、课程设计、大作业、工程实训或初期项目立项。 【附加价值】:项目具有较高的学习借鉴价值,也可直接拿来修改复刻。对于有一定基础或热衷于研究的人来说,可以在这些基础代码上进行修改和扩展,实现其他功能。 【沟通交流】:有任何使用上的问题,欢迎随时与博主沟通,博主会及时解答。鼓励下载和使用,并欢迎大家互相学习,共同进步。【项目资源】:包含前端、后端、移动开发、操作系统、人工智能、物联网、信息化管理、数据库、硬件开发、大数据、课程资源、音视频、网站开发等各种技术项目的源码。包括STM32、ESP8266、PHP、QT、Linux、iOS、C++、Java、MATLAB、python、web、C#、EDA、proteus、RTOS等项目的源码。 【项目质量】:所有源码都经过严格测试,可以直接运行。功能在确认正常工作后才上传。 【适用人群】:适用于希望学习不同技术领域的小白或进阶学习者。可作为毕设项目、课程设计、大作业、工程实训或初期项目立项。 【附加价值】:项目具有较高的学习借鉴价值,也可直接拿来修改复刻。对于有一定基础或热衷于研究的人来说,可以在这些基础代码上进行修改和扩展,实现其他功能。 【沟通交流】:有任何使用上的问题,欢迎随时与博主沟通,博主会及时解答。鼓励下载和使用,并欢迎大家互相学习,共同进步。【项目资源】:包含前端、后端、移动开发、操作系统、人工智能、物联网、信息化管理、数据库、硬件开发、大数据、课程资源、音视频、网站开发等各种技术项目的源码。包括STM32、ESP8266、PHP、QT、Linux、iOS、C++、Java、MATLAB、python、web、C#、EDA、proteus、RTOS等项目的源码。 【项目质量】:所有源码都经过严格测试,可以直接运行。功能在确认正常工作后才上传。 【适用人群】:适用于希望学习不同技术领域的小白或进阶学习者。可作为毕设项目、课程设计、大作业、工程实训或初期项目立项。 【附加价值】:项目具有较高的学习借鉴价值,也可直接拿来修改复刻。对于有一定基础或热衷于研究的人来说,可以在这些基础代码上进行修改和扩展,实现其他功能。 【沟通交流】:有任何使用上的问题,欢迎随时与博主沟通,博主会及时解答。鼓励下载和使用,并欢迎大家互相学习,共同进步。【项目资源】:包含前端、后端、移动开发、操作系统、人工智能、物联网、信息化管理、数据库、硬件开发、大数据、课程资源、音视频、网站开发等各种技术项目的源码。包括STM32、ESP8266、PHP、QT、Linux、iOS、C++、Java、MATLAB、python、web、C#、EDA、proteus、RTOS等项目的源码。 【项目质量】:所有源码都经过严格测试,可以直接运行。功能在确认正常工作后才上传。 【适用人群】:适用于希望学习不同技术领域的小白或进阶学习者。可作为毕设项目、课程设计、大作业、工程实训或初期项目立项。 【附加价值】:项目具有较高的学习借鉴价值,也可直接拿来修改复刻。对于有一定基础或热衷于研究的人来说,可以在这些基础代码上进行修改和扩展,实现其他功能。 【沟通交流】:有任何使用上的问题,欢迎随时与博主沟通,博主会及时解答。鼓励下载和使用,并欢迎大家互相学习,共同进步。
### 回答1: 在PCB设计中,常见的阻抗设计包括宽线阻抗、微带线阻抗和差分线阻抗。宽线阻抗是指PCB中较宽的导线所具有的阻抗特性,一般用来传输高频信号。微带线阻抗是指位于PCB表层和内层的单条或多条微带线所具有的阻抗特性,用于高速数字信号的传输。差分线阻抗是指在PCB内层引入一对相互平衡的导线,通过正、负两个导线同时传输信号,用于抵消外部干扰。 至于叠层设计,一般分为两种:两层板和多层板。两层板是指PCB板只有两层铜箔,其中一层作为信号层,另一层作为地层或电源层。多层板则是在两层板的基础上,通过在中间增加多个内层铜箔层,形成信号、地和电源层的堆叠结构。多层板能够更好地进行信号与地的配对,减少信号层之间的串扰,提高电磁兼容性。 在多层板中,常见的设计包括四层板、六层板和八层板。四层板一般用于一般的电子产品,六层板适用于对信号完整性要求较高的产品,如通信设备和计算机服务器等。而八层板则适用于对高频信号抑制和信号完整性要求非常高的产品,如无线通信设备和高速计算机设备等。 在PCB阻抗设计叠层设计中,需要结合具体的应用需求和设计规范来确定合适的设计方案。通过合理的阻抗设计叠层设计,可以提高PCB的电磁兼容性、信号完整性和可靠性。 ### 回答2: PCB常用阻抗设计叠层包括以下几种类型: 1. 匀线阻抗设计:此设计方法使用等宽、等间距的导线来实现特定的阻抗值。在PCB设计软件中,可以根据所需的阻抗值和层间距离计算出正确的线宽和间距。 2. 差分线阻抗设计:差分线阻抗设计用于传输高速差分信号,例如USB、HDMI和PCI Express等。通过在PCB中布置两条平行的导线,并在它们之间添加间距和引入电偶极对,可以实现特定的差分阻抗。 3. 阻抗控制层叠设计:这种设计方法通过在PCB的不同层上使用特定的导体和介质材料,来控制信号的传输阻抗。常用的层叠设计包括对称层叠(symmetric stack-up)、反对称层叠(asymmetric stack-up)和混合层叠(hybrid stack-up)。通过调整层间介质的类型和厚度,可以实现所需的阻抗值。 在PCB设计中,选择适当的阻抗设计和层叠方法对于确保信号完整性和降低信号干扰非常重要。这需要考虑到信号频率、信号速度和设计规范等因素。通过合理的阻抗设计和层叠,可以有效地控制信号的传输特性,提高电路的性能和稳定性。 ### 回答3: PCB常用阻抗设计叠层是指在设计PCB电路板时采用的常见阻抗控制技术和层间结构布局。阻抗设计是为了保证信号传输的质量和稳定性,特别是在高速信号传输、高频率运行或者EMI/EMC抗干扰方面的需求。 常用的阻抗设计技术包括以下几种: 1. 差分设计:常用于高速差分信号传输,如USB、Ethernet、HDMI等。通过差分信号传输可以减少信号串扰和抗干扰能力更强。 2. 阻抗匹配:根据PCB信号线宽度和板层厚度来调节阻抗,确保信号在传输过程中不会反射和损耗,防止信号功率丢失。 3. 控制层间电容和板层间距:通过合理调整PCB板的厚度和材料参数,来改变板层之间的电容,从而控制PCB阻抗值。 4. 地线设计:合理布局和分割地线,减少回流电流的路径,提高信号完整性和抗干扰能力。 5. 规避共模干扰:采用特殊的层间布线方式,如地层隔离、地层串联等,来减小共模噪声的影响。 常用的PCB叠层结构包括: 1. 双面板:最简单的PCB结构,用于简单电路设计,只有两个铜层,即顶层和底层。 2. 四层板:拥有两个独立的地层,适用于一些中等复杂度和信号层数量较多的电路设计。 3. 八层板:除了两个独立的地层,还有多个信号层和电源层,适用于高速差分信号传输和复杂电路布局。 4. 多层板:通常超过八层,可以根据具体需求增加信号层、地层、电源层等,针对特定需要进行定制设计。 通过合理选择和应用阻抗设计技术和叠层结构,在PCB设计中可以有效控制信号质量、抑制噪声干扰,确保电路性能的稳定和可靠运行。
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值