2020.5.30更 在这个题里,源触发器和目的触发器是一个器件。我们只要知道Tmin = Tco + Tdata + Tsu就可以了。 即上面的式子:Tslack=Tclk+Tskew-Tco-Tdata-Tsu>0。其中始终偏斜Tskew=0. 本题的组合逻辑延迟,也就是门延迟是一个反相器inv2,为2ns,而Tco在这里应该是逻辑延迟6ns。 根据题目信息,可以知道Tmin = 6 + 2 + 2 = 10ns. 最高频率为100MHz。 保持时间