信号完整性:反射 初步认识

反射是怎么形成的

信号的反射和互连线的阻抗密切相关。反射的最直接原因是互连线的阻抗发生了突然变化,只要互连线的阻抗不连续的点,该处就会发生反射。

信号是以电磁波的形式在走线中传播的,如果从传统的电路理论角度去看,是无法理解信号反射的。

理解反射

假设信号传输过程中,经过两个阻抗不同的区域,如下图所示。区域1阻抗为Z1,区域2 的阻抗为Z2。
在这里插入图片描述
很明显,在分界面处,电压必须是连续的,否则,在分界面处会产生无穷大的电场,在真实环境中是不可能的,同样的分界面两侧的电流必须连续,否则分界面处会产生无穷大的磁场。
因此:
在这里插入图片描述

由欧姆定律可知:
在这里插入图片描述
如果Z1 ≠ Z2,那么 (1)、(2)就不可能同时成立,怎么理解这一点呢?反射理论可以很好的解决这个问题。

前面已经说过,应该从电磁波的角度来理解反射:
在分界面处,一部分正向传播,另一部分反向传播。从电压电流的角度,我们可以把区域1的电压V1 分成两个部分,其中一部分以电压Vinc正向传输,另一部分以Vreflect反向传输,其中Vinc称为入射电压,Vreflect 称为反射电压,而V2记为 Vtrans ,称作传输电压。由于分界面的两侧的电压相等,所以有:

在这里插入图片描述

再来电流的情况,入射电压Vinc 产生一个正向电流Iinc,反射电压Vreflect 产生一个反向电流Ireflect. 区域2 的电流记为:Itrans ,要使分界面辆侧电流相等,则有:

在这里插入图片描述
根据欧姆定律可得:
在这里插入图片描述
联立以上(5) ~(9) 可得:
反射系数 Г :
在这里插入图片描述

传输系数 T:
在这里插入图片描述

仿真反射波形

使用ADS建立一个仿真电路:
输入信号: SRC1

1、高电平 3.3V
2、低电平:0V
3、时延:1ns
4、上升沿:0ns
5、下降沿:0ns
6、脉冲宽度:50ns
7、周期:100ns = 2*50ns
8、输入信号内阻R1:10Ω

传输路径: TLD1
1、阻抗:50Ω
2、时延:1ns

末端: R2
1、阻抗50MΩ (等效开路)

在这里插入图片描述
先来看下仿真的结果:
时间20ns
在这里插入图片描述时间100ns
在这里插入图片描述
时间300ns

在这里插入图片描述

可以很明显的看到,信号发生了反射。
对于无损传输线,信号为无休止的震荡下去,永远不会达到稳态值。
现实中的传输线都是有损耗的,信号反复震荡过程中会不断衰耗,最终趋于稳态值。

使用反弹图计算反射波形

以上面的仿真为例,结合反射系数和传输系数 以反弹图的形式展现反射。
在这里插入图片描述信号在1ns时刻,从0变到3.3V,信号源内内阻为10Ω,传输路径阻抗为50Ω (传输时延1ns),后端阻抗50MΩ。在1ns时刻,由于信号还未流及传输线后端的Vout处(2ns时刻才有点电压:信号源时延1ns + 传输线1ns = 2ns),此处电压可理解为0 。Vin处的电压可以理解为信号源内阻 和 传输线阻抗的分压,即: 3.3xTLD1/(R1+TLD1) = 3.3x50/(50+10) = 2.75V。

下面以图示的形式展示信号的反射:

(每个点的电压均为原电压+ 入射电压 +反射电压)

在这里插入图片描述在这里插入图片描述

来看下仿真验证上面的反弹图:
0ns时刻:
在这里插入图片描述

1ns时刻:
在这里插入图片描述2ns时刻:
在这里插入图片描述

3ns时刻:
在这里插入图片描述

4ns时刻:
在这里插入图片描述

5ns时刻:
在这里插入图片描述6ns时刻:
在这里插入图片描述

末端短路情况下的反射波形

前面仿真,末端使用的电阻为50MΩ,接近开路,对信号会形成反射。
现在设置末端短路来看下仿真 波形。
在这里插入图片描述在这里插入图片描述

末端阻抗匹配情况下的反射波形

设置末端阻抗为50Ω 来看下仿真 波形。
在这里插入图片描述
看仿真波形,显然是没有发生反射。
在这里插入图片描述在这里插入图片描述

  • 2
    点赞
  • 7
    收藏
    觉得还不错? 一键收藏
  • 0
    评论
信号完整性和电源完整性是在电子系统设计中非常重要的概念。 信号完整性(Signal Integrity)指的是在信号传输过程中,保持信号的准确性和完整性的能力。在高速电路中,信号传输会受到多种因素的影响,如信号衰减、时钟抖动、串扰等。如果信号完整性不好,可能会导致数据错误、时序问题和系统故障等。 为了确保信号完整性,需要采取一系列措施,包括: 1. 控制信号线的阻抗匹配,以减少信号反射和串扰。 2. 使用合适的信号线布局和层间堆叠,以减少信号耦合和串扰。 3. 使用合适的终端电阻和信号缓冲器,以提高信号的驱动能力和抗干扰能力。 4. 进行信号仿真和分析,以评估信号完整性并进行优化。 电源完整性(Power Integrity)指的是在电子系统中,保持稳定和干净的电源供应的能力。在高速电路中,电源噪声和电源波动可能会对系统性能产生负面影响。例如,电源噪声可能会导致时钟抖动、数据错误和系统不稳定等问题。 为了确保电源完整性,需要采取一系列措施,包括: 1. 使用合适的电源分布和电源平面设计,以减少电源回路的阻抗和电感。 2. 使用合适的电源滤波器和稳压器,以减少电源噪声和波动。 3. 控制电源线的阻抗匹配,以减少电源回路的反射和串扰。 4. 进行电源仿真和分析,以评估电源完整性并进行优化。
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值