FPGA实现SDRAM接口(1)--SDRAM是什么?

目录

1、什么是SDRAM

2、Bank、Row、Column

3、内存容量计算

4、信号管脚

5、操作指令

5.1、禁止命令(Command Inhibit)

5.2、无操作命令(No-operation)

5.3、配置模式寄存器命令(Load Mode Register)

5.3.1、突发长度(Burst Length)

5.3.2、突发类型

5.3.3、列选通潜伏期(CAS Latency)

5.3.4、运行模式(Operating Mode)

5.3.5、写模式

5.3.6、A10-A12

5.4、预充电命令(Precharge)

5.5、刷新命令(Refresh)

5.6、数据掩码

6、操作及时序

6.1、初始化

6.2、自动刷新 

6.3、数据输入--写操作 

6.4、数据输出--读操作 

7、关键参数

7.1、tRCD

7.2、tRP

7.3、CL


1、什么是SDRAM

        SDRAM(Synchronous Dynamic Random Access Memory),同步动态随机存储器。同步、动态、随机是其性能特点的外在说明:

  • 同步(Synchronous )是指内存工作需要同步时钟,内部的命令的发送与数据的传输都以它为基准
  • 动态(Dynamic )是指存储阵列 需要不断的刷新来保证数据不丢失
  • 随机(Random )是指数据不是线性依次存储,而是自由指定地址进行 数据读写

        SDRAM具有空间存储量大、读写速度快、价格相对便宜等优点。然而由于SDRAM内部利用电容来存储数据,为保证数据不丢失,需要持续对各存储电容进行刷新操作;同时在读写过程中 需要考虑行列管理、各种操作延时等,由此导致了其控制逻辑复杂的特点。

2、Bank、Row、Column

        简单来说,SDRAM 内部可以理解为一个存储阵列,这是 SDRAM 区别于管道式存储,实现随机地址存取的结构特点。表格中的每一个单元格可以类比为存储阵列的单个存储单元。若想要实现存储阵列中的某一存储单元的数据读写操作,我们要通过行地址(Row Address)和列地址 (Column Address)(先行后列)精确定位到这一存储单元,进而进行数据的读写操作,这就是所谓的随机地址存取

  • 107
    点赞
  • 452
    收藏
    觉得还不错? 一键收藏
  • 打赏
    打赏
  • 27
    评论

“相关推荐”对你有帮助么?

  • 非常没帮助
  • 没帮助
  • 一般
  • 有帮助
  • 非常有帮助
提交
评论 27
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包

打赏作者

孤独的单刀

你的鼓励将是我创作的最大动力

¥1 ¥2 ¥4 ¥6 ¥10 ¥20
扫码支付:¥1
获取中
扫码支付

您的余额不足,请更换扫码支付或充值

打赏作者

实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值