FPGA------------ SRIO通信(2)接收

一、系统概述

SRIO数据进入IP核,首先进行一定的数据解析。解析完毕之后产生fifo的wen 和 data信号写入fifo。

二、数据解析过程。

解析过程主要就是包括解析出packet的数据协议,解析出什么时候数据有效,解析出数据有效时候的数据。

2.1 解析数据有效

wire	treq_advance_condition  = val_treq_tready  && val_treq_tvalid;

val_treq_tready和val_treq_tvalid信号均出自IP核。treq_advance_condition代表此时IP核已经有数据进来

2.2解析信号的packet格式

通过对第一帧包进行分析即可以得到packet的格式

 always @(posedge log_clk) begin
   if (log_rst_q) 
	begin
	    first_beat <= 1'b1;
	end 
	else if (treq_advance_condition && val_treq_tlast) 
	    begin
		first_beat <= 1'b1; //找到包的结束  结束之后可以判断出packet的类型
	    end 
	else if (treq_advance_condition) 
	    begin
		first_beat <= 1'b0;
            end
  end</
评论 5
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包

打赏作者

阳光非宅男

你的鼓励是我最大的肯定

¥1 ¥2 ¥4 ¥6 ¥10 ¥20
扫码支付:¥1
获取中
扫码支付

您的余额不足,请更换扫码支付或充值

打赏作者

实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值