RISC-V的ARTY工程实现

1.在Ubuntu下安装Vivado 2017.2
2.从 github下克隆e200_opensource-master
3.从digilent下载arty-a7-35的board file并放到\Xilinx\Vivado\2017.2\data\boards\board_files目录下
4.切换目录并运行

cd /home/zkf/e200_opensource-master/fpga
make install CORE=e203

5.将\e200_opensource-master\fpga\artydevkit\script中的board.tcl打开,将part_board做如下更改:

set part_board {digilentinc.com:arty-a7-35:part0:1.0}

6.实现工程并生成bit文件

make bit

7.等待综合实现,最终生成的bit文件在e200_opensource-master\fpga\artydevkit\obj目录下

评论 3
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值