实验目的:了解掌握RS、D触发器原理以及使用与非门搭建实际电路
1、R-S触发器
在时序电路中,R-S是最基础的,它能够记录一次电频信号
我们在Logisim搭建此电路进行仿真
进过实验,其真值表如下:
R S | 功能说明 | |
0 0 | d | 不定 |
0 1 | 0 | 置0 |
1 0 | 1 | 置1 |
1 1 | Q | 不变 |
通过实验,我们确定了两个输出一定是相反的,一个为1,另一个就为0
讨论上诉真值表,有下面四种情况:
1、RS都为0时,电路图中逻辑门无法判断是处于高电平还是低电平,所以输出是不定的
2、R=0、S=1,得Q=0
3、R=1、S=0,得Q=1,与情况2相反
4、R=1、S=1,Q不变,这里的不变指的是当输入信号为R=0、S=1时(对应情况2),此时Q=0,再将R调为1,输出Q仍然为1,结论是我们了解上一步的输入信号我们就可以确定情况4的输出
2、D触发器
在上述RS触发器中,有一种情况输出是不确定的,当出现这种情况判断输出十分棘手,为解决此问题,D触发器诞生
在Logisim上进行仿真:
D触发器比较简单
CP=1时,输出Q与D相同,另一个输出与D相反
CP=0时,输出Q和将保持上一个CP=1的信号不变,此时改变D不影响输出结果
维持阻塞D触发器
在D触发器的基础上,再加上只有CP电频变高电平一瞬间才能改变输出的规则,为维持阻塞D触发器
总结:上面各个触发器涉及到了时态,其作用是能够创造功能更多的逻辑门电路